Импульсный фазовый компаратор
Изобретение относится к радиотехнике и может использоваться в устройствах фазовой автоподстройки частоты. Цель изобретения - повышение разрешающей способности по фазе при одновременном упрощении. Импульсный фазовый компаратор содержит два D-триггера. два резистора и два полевых транзистора с каналами пи р-типов. Длительность и полярность выходного импульса не зависит от задержки распространения сигналов в D-триггерах, а определяется лишь величиной и фазой рассогласования входных импульсных фронтов . Упрощение импульсного фазового компаратора достигается за счет того, что в нем нет необходимости точно размещать обрывающий полевой транзистор импульс. так как он автоматически открывается по истоку. 1 ил. ел с
СОЮЗ СОВЕТСКИХ
СОЦИАЛ ИСТИЧЕ СКИХ
РЕСПУБЛИК (51)5 Н 03 D 13/00
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
C)
С
С>
С), (с
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4491526/09 (22) 10.10.88 (46) 15.01.92, Бюл. М 2 (71) Каунасский политехнический институт им. А. Снечкуса (72) Й.Ю. Раманаускас (53) 621.374.5 (088.8) (56) Раманаускас Й.Ю„Домаркас В.Й. Методика проектирования импульсных фазовых компараторов на цифровых интегральных микросхемах. — Тезисы республиканской конференции "Радиоэлектроника-85", Каунас, КПИ, 1985, с.80-83. (54) ИМПУЛЬСНЫЙ ФАЗОВЫЙ КОМПАРАТОР (57) Изобретение относится к радиотехнике и может использоваться в устройствах фазоИзобретение относится к радиотехнике и может использоваться в устройствах фаэовой автоподстройки частоты, длительности импульсов и т.п, Цель изобретения — повышение разрешающей способности по фазе при одновременном упрощении, На чертеже представлена принципиальная электрическая схема предлагаемого импульсного фазового компаратора.
Импульсный фазовый компаратор содержит первый 1 и второй 2 О-триггеры, первый 3 и второй 4 резисторы, первый полевой транзистор 5 с каналом р-типа и второй полевой транзистор 6 с каналом п-типа, Импульсный фазовый компаратор рэботает следующим образом.
„„Я „„1706006 А1 вой автоподстройки частоты. Цель изобретения — повышение разрешающей способности по фазе при одновременном упрощении, Импульсный фазовый компаратор содержит два D-триггера, два рез: ссора и два полевых транзистора с каналами и- и р-типов, Длительность и полярность выходного импульса не зависит от задержки распространения сигналов в О-триггерах, а определяется лишь величиной и фазой рассогласования входных импульсных фронтов. Упрощение импульсного фазового компаратора достигается за счет того, что в нем нет необходимости точно размещать открывающий полевой транзистор импульс, так как он автоматически открывается по истоку. 1 ил.
В исходном состоянии оба 0-триггера 1 и 2 установлены в единичное состояние с помощью импульса, подаваемого на вход сброса компаратора. В точке соединения первого и второго резисторов при этом напряжение равно приблизительно половине напряжения питания, Полевые транзисторы
5 и 6 закрыты, Пусть на первый вход импульсного фазового компаратора поступает положительный фронт сравниваемых импульсных сигналов. Тогда после задержки распространения сигнала в первом D-триггере 1 в точке соединения первого 3 и второго 4 резисторов напряжение начинает уменьшаться в течение длительности выходного фронта импульса на прямом выходе первого
D-триггера. Когда напряжение в точке сое1706006
50 динения резисторов 3 и 4 становится меньше напряжения отсечки, открывается второй полевой транзистор 6 с каналом и-типа и импульс поступает на выход компаратора.
Когда на второй вход импульсного фазового компаратора псступает второй положительный фронт сравниваемых сигналов, то он тоже после задержки распространения во втором 0-триггере 2 в течение длительности выходного фронта на инверсном выходе Dтриггера устанавливает в точке соединения резисторов 3 и 4 напряжение, равное приблизительно половине напряжения источника питания. Второй полевой транзистор 6 закрывается и выходной импульс прекращает поступать на выход компаратора.
Если первый сравниваемый фронт поступает на второй вход импульсного фазового компаратора, тогда на выходе формируется положительный импульс временного рассогласования входных фронтов, При этом сигнал на выход пропускает первый полевой транзистор 5 с каналом ртипа. Длительность и полярность выходного импульса компаратора не зависит от задержки распространения сигналов в D-триггерах, а определяется лишь величиной и фазой рассогласования входных импульсных фронтов, В г.роцессе установки триггеров 1 и 2 в исходное состояние 8 точке соединения первого 3 и второго 4 резисторов не наблюдается изменения среднего напряжения, так как оба О-триггера переходят в противоположное состояние с одинаковой крутизной выходных фронтов.
Поэтому процесс установки в исходное состояние не уменьшает разрешающей способности по фазе. Кроме того, каждый из входов импульсного фазового компаратора чувствителен только к первому положительному фронту импульса, следующему после сигнала установки (сброса). Если необходим автоматический сброс в исходное состояние, тогда в данную схему следует ввести логический элемент 2И, входы которого соединены должны быть с инверсными выходами О-триггеров, а выход логического элемента должен быть соединен со входом сброса компаратора, 5
Упрощение импульсного фазового компаратора по сравнению с известным достигается за счет того, что в нем нет необходимости точно размещать открывающий полевой транзистор импульс, так как он автоматически открывается по истоку, В качестве 0-триггеров могут быть использованы микросхемы серии К561. В предложенном компараторе сам раэностный импульс независимо от его полярности открывает ключ, т,е. разностный и открывающий ключ-импульсы идеально совмещены по времени и по длительности. Поэтому относительно выходного сигнала предлагаемый ком паратор не имеет зон нечувствительности из-эа несовпадения во времени и по длительности импульсов.
Формула изобретения
Импульсный фазовый компаратор, содержащий два D-триггера, R-входы которых соединень| между собой, а С-входы являются соответственно первым и вторым входами импульсного фазового компаратора, первый и второй последовательно соединенные резисторы и первый полевой транзистор с каналом р-типа, исток которого соединен с точкой соединения первого и второго резисторов. отличающийся тем, что, с целью повышения разрешающей способности по фазе при одновременном упрощении, введен второй полевой транзистор с каналом п-типа, исток и сток которого соединены соответственно с истоком и стоком первого полевого транзистора с каналом р-типа, при этом затворы первого и второго полевых транзисторов с каналами р- и и-типов соединены соответственно с источником питания обоих D-триггеров и с общей шиной, D-входы первого и второго
D-триггеров обьединены между собой и подсоединены к R-входам первого и второго
D-триггеров и к общей шине, S-входы первого и второго 0-триггеров соединены между собой и являются входом сброса импульсного фазового компаратора, причем прямой выход первого 0-триггера и инверсный выход второго D-триггера соединены с первыми выводами первого и второго резисторов cooTBBTGTBpHHQ.
1706006
Составитель В.Цветков
Редактор Н.Каменская Техред М.Моргентал Корректор М.Шароши
Заказ 203 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5
Производственно-издательский комбинат "Патент, r. Ужгород, ул.Гагарина, 101


