Цифровой частотно-фазовый компаратор
Изобретение относится к радиотехнике. Цель изобретения - повышение точности в частотном режиме. Цифровой частотно-фазовый компаратор содержит первый, второй, третий, четвертый D-триггеры 1, 2, 3, 4, элемент И-НЕ 5, пятый, шестой D-триггеры 6, 7. Повышение точности в частотном режиме за счет отсутствия импульсных помех в выходном сигнале обеспечивается путем дополнительной оценки синфазности входных сигналов пятым и шестым D-триггерами 6, 7. Повышение точности в частотном режиме позволяет при использовании частотно-фазового компаратора уменьшить время определения частотных и фазовых соотношений входных сигналов, время переходных процессов при автоподстройке частоты и фазы в синтезаторах частот, вероятность ошибок при цифровой обработке сигналов, обеспечить более высокую точность в синхронных демодуляторах фазовой и частотной манипуляций. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (5!)5 Н 03 0 13/00
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
flP ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛ ЬСТВУ
Ф
° Ю (61) 1248025 (21) 4702418/09 (22) 14.04.89 (46) 15,08.91. Бюл. М 30 (72) А,В.Колосов (53) 621.374.5(088.8) (56) Авторское свидетельство СССР
М 1248025, кл, Н 03 0 13/00, 10.01.85. (54) ЦИФРОВОЙ ЧАСТОТНО-ФАЗОВЫЙ
КОМПАРАТОР (57) Изобретение относится к радиотехнике.
Цель изобретения — повышение точности в частотном режиме, Цифровой частотно-фазовый компаратор содержит первый, второй, третий, четвертый 0-триггеры 1 — 4, элемент И-НЕ 5, пятый, шестой 0-триггеры
„, Я./„„1670769 А2
6 и 7. Повышение точности в частотном режиме за счет отсутствия импульсных помех в выходном сигнале обеспечивается путем дополнительной оценки синфазности входных сигналов пятым и шестым 0-триггерами
6 и 7. Повышение точности в частотном режиме позволяет при использовании частотно-фазового компаратора уменьшить время определения частотных и фазовых соотношений входных сигналов, время переходных процессов при автоподстройке частоты и фазы в синтезаторах частот, вероятность ошибок при цифровой обработке сигналов, обеспечить более высокую точность в синхронных демодуляторах фазовой и частотной манипуляций. 1 ил.
1670769
Составитель 8. Цветков
Редактор Ю. Середа Техред M,Moðãåí Tàë Корректор М. Кучерявая
Заказ 2756 Тираж 426 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5
Производственно-издательский комбинат "Пат-.нт", г. Ужгород, ул,Гагарина. 101
Изобретение относится к радиотехнике и может быть использовано в устройствах автоподстройки частоты и фазы, синтезаторах частот, в устройствах цифровой обработки сигналов, синхронных демодуляторах фазовой и частотной манипуляции, для определения синфазного состояния сигналов.
Цель изобретения — повышение точности в частотном режиме.
На чертеже приведена функциональная электрическая схема предлагаемого цифрового частотно-фазового компаратора.
Цифровой частотно-фазовый компаратор содержит первый 0-триггер 1, второй
0-триггер 2, третий 0-триггер 3, четвертый
D-триггер 4, элемент И вЂ” НЕ 5, пятый D-триггер 6 и шестой D-триггер 7, Компаратор работает следующим образом, Пусть на первый вход устройства поступает последовательность узких импульсов с частотой F>, а на второй вход устройства— импульсы с частотой Fz, причем F1 ф Fz.
Предположим, что в исходном состоянии все D-триггеры находятся в нулевом состоянии. Тогда первый импульс частоты F> переключает первый 1 и третий 3 0-триггеры в единичное состояние, так как на информацион н ых входах этих триггеров и рисутствует "1". Формирование "1" на выходе третьего 0-триггера 3 свидетельствует о наличии частотной расстройки F1 ф F2. Импульс частоть F> одновременно поступает на R-вход второго 0-триггера 2, подтверждая его нулевое состояние. В момент прихода импульса частоты F2 на информационных входах второ-о 2 и четвертого 4 D-триггеров имеется "0", поэтому эти D-триггеры не меняют своего нулевого состояния, а первый
D-триггер 1 возвращается в нулевое состояние. В зависимости от фазовых соотношений входных сигналов в единичное состояние переключается пятый 6 или шестой 7 0-триггер. При "скольжении" импульсов неравных частот относительно друг друга возможна ситуация, когда входные импульсы поступают одновременно на вход устройства. В известном цифровом частотно-фазовом компараторе при этом на выходе элемента И вЂ” НЕ 5 формировался "0". Во всех остальных случаях формировалась "1".
Длительность указанных импульсов на вы5 ходе элемента И-HE может меняться в зависимости от разности фаз входных сигналов и может быть, например, менее периода входного сигнала. Появление указанных импульсов в режиме "скольжения"
10 может рассматриваться как наличие импульсных помех в выходном сигнале, что г1риводит к снижению уровня напряжения выходного сигнала (уровень постоянной составляющей на выходе меньше уровня логи15 ческой "1", который должен быть в частотном режиме), что эквивалентно снижению точности частотно-фазового компаратора. В предлагаемом цифровом частотно-фазовом компараторе повышение
20 точности в частотном режиме за счет отсутствия импульсных помех в выходном сигнале обеспечивается путем дополнительной оценки синфазности входных сигналов пятым 6 и шестым 7 0-триггерами. Повышение
25 точности в частотном режиме позволяет при использовании частотно-фазового компаратора уменьшить время определения частотных и фазовых соотношений входных сигналов, уменьшить время переходных
30 процессов при автоподстройке частоты и фазы в синтезаторах частот, уменьшить вероятность ошибок при цифровой обработке сигналов, обеспечить более высокую точность в синхронных демодуляторах фазовой
35 и частотной манипуляций.
Формула изобретения
Цифровой частотно-фазовый компараторпоавт, cs. М1248025, отл ич а ю щийс я тем, что, с целью повышения точности в
40 частотном режиме, введены пятый и шестой
D-триггеры, С- и D-входы которых соединены соответственно с С-входами и прямыми выходами третьего и четвертогр 0-триггеров, при этом прямые выходы пятого и шес45 того 0-триггеров соединены соответственно с первым и вторым дополнительными входами элемента И-НЕ.

