Параллельный ферритодиодный вычитатель

 

l72560

ОПИСАНИЕ

ИЗОЬГИТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 19.XI.1962 (¹ 803258/26-24) с присоединением заявки №

Приоритет

Опубликовано 29«Ч|.1965. Бюллетень № 13

Дата опубликования описания 3.VIII.1965

Кл. 42m, 14оз

Государственный комитет по делам изобретений и открытий СССР

МПК G 064

УДК 681.14(088.8) Авторы изобретения

В. А. Мамчиц и К. Е. Волковицкий

Заявитель

ПАРАЛЛЕЛЬНЪ|Й ФЕРРИТОДИОДНЫЙ ВЫЧИТАТЕЛЪ

ГЗ, W4

Подписная группа № 174

Известные параллельные вычитатели чисел, записанных в двоичном коде, обладают тем недостатком, что в них увеличено время суммирования за счет последовательности в распространении импульсов займа.

В предлагаемом вычитателе уменьшено время распространения переноса за счет последовательного соединения обмоток записи выходных сердечников и выходных обмоток входных сердечников через диоды и соединения выходов отсутствия и наличия займа старшего разряда через сопротивление с входом отсутствия займа младшего разряда.

На чертеже изображено предлагаемое устройство, где

Сl — C15 — ферритовые сердечники;

Дl — Д24 — диоды;

Wl — обмотки записи входных ферритов;

W2 — обмотки импульса первого такта; — выходные обмотки входных ферритов;

W5, % б, W7 — входные обмотки выходных ферритов;

W8 — обмотки импульса второго такта;

W9 — выходные обмотки выходных ферритов;

КЛ вЂ” клапан.

Устройство работает следующим образом.

Во втором такте числа, участвующие в операции, записываются на входные сердечники.

При поступлении импульса первого такта производится считывание записанной:информации. Это приводит к появлению импульсов напряжения на выходных обмотках входных ферритов. Клапан КЛ открыт, поэтому образуется замкнутая цепь тока, которая зависит

N от того, на каких выходных обмотках возник импульс на пряжения, то есть от исходного кода. При этом ток протекает по шине А, если имеет место займ из последующего разряда, или по шине Б в противоположном случае.

15 Последовательное соединение обмоток внутри каждого разряда произведено в соответствии с логическими функциями вычитателя.

Возникший ток производит запись единицы в выходной сердечник в том случае, если со20 ответствующая цепь содержит обмотку записи этого сердечника.

Пример: 110 — 11=011. Предварительно в состоянии «1» должны быть входные сердечники С2, С4, Сб, С9, Cll и С15. При считыва25 I!HH тактом 1 (ключ КЛ открыт) потечет ток в цепи ЮЗ (С2) — Д7 — Ф 7(СЗ) — W8 (C4)—

W8 (Сб) — Д9 — W7(C8) — КЗ (С9) — W8 (С l 1)—

Д18 — W8(C15) — R — КЛ. В результате единица запишется на сердечниках разности С8 и С8.

172560

Предмет изобретения.Запись „1 б старший разряд уменьшае-+

Запись „1 б младший разряд "бычитаемого

Запись „1 "В мла сиии разряд уменьшаемого

Запись „1 б старший разряд бычитаемого

W1 + j

W!

W2 мого 1!!

V/2

7;

Д17

Дп

Д1

}л14 й1Б

С!1

С!2Д21

С14

С15 й!Б

С7

Сб

Ь б

С1

С2 Д5

Д! W5

1БСй

Д7 И15 Сз

W2 й!2 и!!

W1

1+

Запись„д Вмлад. Запись „0 Вмладшии разряд умень- шии разряд бычи.

11 шаемого таемого

Запись., д Встар. шии разряд умень шаемого

Запись „0 "б стар. ший разряд Вычи. таемого

Составитель В. Михелев

Корректор М. И. Козлова

Редактор Л. А. Утехина Техред Л. К. Ткаченко

Заказ 1888/18 Тираж 975 Формат бум. 60 901/> Объем 0,13 изд. л. Цена б коп.

ЦНИИПИ Государственного комитета по делам изобретений и открытий СССР

Москва, Центр, пр. Серова, д. 4

Типография, пр. Сапунова, 2

Параллельный ферритодиодный вычитатель и-разрядных чисел, записанных в двоичном коде, отлича1ощийся тем, что, с целью уменьшения времени распространения переноса, он состоит из 2а пар входных сердечников с обмотками для записи обоих чисел, участвующих в операции, и их инверсий; 1z выходных сердечников, обмотки записи которых соединены последовательно с выходными обмотками входных сердечников через диоды, в каждом разряде в соответствии с логическими функциями вычитателя входы отсутствия и наличия займа соединены с соответствующими выходами, которые в свою очередь подключены к входам наличия и отсутствия займа следующего разряда, и выходы в старшем разряде объединены и через сопротивление подключены к входу отсутствия займа самого младшего разряда.

Параллельный ферритодиодный вычитатель Параллельный ферритодиодный вычитатель 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх