Селектор импульсов по длительности
Изобретение относится к импульсной технике и может быть использовано в устройствах контроля для селекции сигнальных импульсов по длительности. Целью изобретения является обеспечение возможности оперативной перестройки порога селекции. Селектор импульсов по длительности содержит генератор 1 опорных импульсов, регистры 2 и 3 сдвига, элементы И 6 - 8, элемент ИЛИ 9, входную шину 10, выходную шину 12. Поставленная цель достигается за счет введения регистра 4 памяти, коммутатора 5, шины 11 порога селекции, выходных шин 13 и 14 и образования новых функциональных связей. 2 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (я)5 Н 03 К 5/26
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
7Э
Йые1 (21) 4610378/21 (22) 25,11.88 (46) 23.07.91. Бюл. ЬЬ 27 (71) Львовский политехнический институт им, Ленинского комсомола (72) Л, В. Галкина, Т. Д. Кохан и С. В. Лавров (53) 621.374.33(088.8) (56) Авторское свидетельство СССР
)Ф 1424120, кл. Н 03 К 5/153„1986.
Авторское свидетельство СССР
%902240, кл. Н 03 К5/26,6 05 В 1/01, 1980, (54) СЕЛЕКТОР ИМПУЛЬСОВ ПО ДЛИТЕЛЬНОСТИ
- Ж» 1665509 А1 (57) Изобретение относится к импульсной технике и может быть использовано в устройствах контроля для селекции сигнальных импульсов по длительности, Целью изобретения является обеспечение возможности оперативной перестройки порога селекции. Селектор импульсов.по длительности содержит генератор 1 опорных импульсов, регистры 2 и 3 сдвига; элементы И 6-8, элемент ИЛИ 9, входную шину 10, выходную шину 12. Поставленная цель достигается за счет введения регистра 4 памяти, коммутатора 5, шины 11 порога селекции, выходных шин 13 и 14 и образования новых функциональных связей. 2 ил.
1665509
50
Изобретение относится к импульсной технике и может быть использовано в уст- ройствах контроля для селекции сигнальных импульсов по длительности.
Цель изобретения — обеспечение воз, можности оперативной перестройки порога, селекции, На фиг. 1 показана структурная элект",рическая схема устройства; на фиг. 2 —.вре менные диаграммы, поясняющие его работу, Устройство содержит генератор 1 опорных импульсов, выход которого соединен с тактовыми входами первого 2 и второго 3 регистров сдвига, Информационный вход регистра 2 соединен с тактовым входом ре(, гистра 4 памяти, выходы которого поразряд но соедйнены с управляющими входами коммутатора 5. Инверсный выход первого разряда и прямой выход второго-разряда регистра 2 соединены соответственно с первыми и вторыми входами с первого по третий элементов И 6-8, выходы которых соединены соответственно с первого по третий входами элемента ИЛИ 9, Тактовый вход регистра 4 соединен с входной шиной
10, а информационные входы — с шиной 11 порога селекции. Выходы элементов И 6 — 8, соединены соответственно с первой по третью выходными шинами 12 — 14, Прямые выходы разрядов регистра 2 соединены с соответствующими информационными вхо-. дами коммутатора 5, выход которого соединен с информационным входом регистра 3, прямой выход первого разряда которого соединен с третьим входом элемента И 6, ; инверсный выход первого разряда — с треть им входом элемента И 8, прямой выход второго разряда — с третьим входом элемента
И 7, инверсный выход второго разряда — с четвертым входом элемента И 6, причем выход элемента ИЛИ 9 соединен с входом сброса регистра 2.
На фиг. 2 цифровые обозначения временных диаграмм совпадают с цифровыми обозначениями элементов и шин на фиг. 1, Селектор работает следующим образом.
Входной сигнал поступает на .шину 10 селектора и передним фронтом устанавливает в регистре 4 код с шины 11 селектора, определяющий порог селекции. По этому коду коммутатор 5 подключает вход с соответствующего разряда регистра 2 на выход коммутатора. Входной сигнал тактовыми импульсами генератора 1 последовательно записывается в регистр 2 и с соответствующего коду порога селекции разряда регистра 2 через коммутатор 5 записывается в регистр 3. С окончанием входного сигнала он продвигается во второй разряд регистра
2 и на инверсном выходе первого разряда и прямом выходе второго разряда регистра 2 формируются сигналы логической "1", которые открывают элементы И 6 — 8 по первому и второму входам, Если при этом длительность входного импульса равна заданной, то на прямом первом и инверсном втором выходах регистра 3 присутствуют сигналы логической "1", которые открывают элемент
И 6 по третьему и четвертому входам и на его выходе формируется сигнал, информирующий о соответствии длительности входного сигнала заданной, Если длительность входного сигнала меньше заданной, то он отсутствует на и рямом выходе первого разряда регистра 3 и сигнал с инверсного выхода этого разряда открывает элемент И 8, сигнал на выходе которого информирует об отклонении длительности входного сигнала в сторону длительности, меньше селектируемой.
Если длительность входного сигнала больше заданной, то в момент нахождения
его окончания, он находится на прямом выходе второго разряда регистра 3, при этом сигнал логической "1" с этого выхода регистра 3 открывает элемент И 7, сигнал на выходе которого информирует о превышении длительностью входного сигнала заданной длительности. Сигналы с выходов элементов
И 6-8 через элемент ИЛИ 9 сбрасывает регистр 2 в исходное состояние по его входу сброса, Сброс регистра 2 сигналами с элементов И 7и 8 через элемент ИЛИ 9 исключает одновременное прохождение через регистр
2 нескольких сигналов и возможно ложное срабатывание элемента И 6, Таким образом, в селекторе достигается возможность менять код порога селекции и при этом определять направление отклонения длительности входного сигнала от сигнала селектируемой длительности.
Формула изобретения
Селектор импульсов по длительности, содержащий первый регистр сдвига, тактовый вход которого соединен с тактовым входом второго регистра сдвига и выходом генератора опорных импульсов, информационный вход — с входной шиной, а вход сброса — с выходом элемента ИЛИ, с первого по третий входы которого соединены с выходами соответственно с первого по третий элементов И, первые входы которых соединены с инверсным выходом первого разряда первого регистра сдвига, а вторые входы — с прямым выходом второго разряда первого регистра сдвига, а также первую выходную шину, отличающийся тем, что, с целью обеспечения возможности one1бб5509
Выхf д ад1д
A/х Р дух 7
Составитель С.Будович
Техред M.Ìîðãåíòàë Корректор Э.Лончакова
Редактор Г.Гербер
Заказ 2399 Тираж 471 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж 35, Раушская наб., 4/5
Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101 ративной перестройки порога селекции, в него введены вторая и третья выходные шины, коммутатор и регистр памяти, тактовый вход которого соединен с входной шиной, информационные входы — с шиной порога селекции, а выходы — поразрядно с управляющими входами коммутатора, информационные входы которого поразрядно соединены с прямыми выходами разрядов регистра сдвига, а выход — с информационным входом второго регистра сдвига, прямой выход первого разряда которого соединен с третьим входом первого элемента И, инверсный выход первого разряда — с третьим входом третьего элемента И, прямой вы5 ход второго разряда — с третьим входом второго элемента И, инверсный выход второго разряда — с четвертым входом первого элемента И, причем выходы с первого по третий элементов И соединены соответст10 венно с первой по третью выходными шинами.


