Делитель частоты
Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики, вычислительной техники и в телемеханике. Цель изобретения - повышение быстродействия при одновременном повышении надежности - достигается организацией новых структурных связей. Делитель частоты содержит счетчики 1 , 2 импульсов, триггер 3, элементы 5, 7 совпадения, элемент ИЛИ 8, шину 9 управления, шину 40 начальной установки и входную и выходную шины 6 и 4„ На шине 4 формируются выходные импульсы с переменным периодом„ 1 ил.
СОЮЗ СОВЕТ(НИХ
Л РЕСПУБЛИК
А1 (1% (11) (51)5 Н 03 K 23/бб
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
К АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ (21) 4706963/21 (22) 19.06.89 (46) 23.05.91. Бюл. 1(19 (71) Алма-Атинский энергетический институт (72) Е.М.Белиловский (53) 621.374(088.8) (56) Климов В.В.Импульсные ключи в цифровых устройствах. — М.: Радио и связь, 1989, разд.4.1.
Авторское свидетельство СССР
У 1443171, кл. Н 03 К 23/66, 06.05.87. (54) ДЕЛИТЕЛЬ ЧАСТОТЫ
2 (57) Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики, вычислительной техники и в телемеханике.
Цель изобретения — повышение быстродействия при одновременном повышении надежности — достигается организацией новых структурных связей. Делитель частоты содержит счетчики 1; 2 импульсов, триггер 3, элементы 5, 7 совпадения, элемент ИЛИ 8, шину 9 управления, шину 10 начальной установки и входную и выходную шины 6 и
4. На шине 4 формируются выходные импульсы с переменным периолом. 1 ил.
1651379
Изобретение относится к импульсНой технике и может быть использоано в устройствах автоматики, вы, ислительной техники и телемеханики.
Цель изобретения — повьппенне быстродействия при одновременном повышении надежности.
Ча чертеже приведена электрическая функциональная схема делителя частоты.
Делитель частоты содержит первый четчик 1 импульсов, выходы которого поразрядно соединены с информацион ными входами второго счетчика 2 им тульсов, вход записи которого .соединен с инверсным выходом триггера 3, тактовый вход которого соединен с вы ходной шиной 4, с суммирующим входом первого счетчика ыпульсов и с выхо- 211 1 ом первого элемента 5 совпадения, 1 ервый вход которого соединен с пходной шиной 6 и с первым входом второго элемента 7 совпаления, выход
Которого соединен с вычитающим вхо- 25
11ом второго счетчика 2 импульсов, выход заема которого соединен с вторым рходом второго элемента 7 совпадения
s через инвертор 8 — с вторым входом первого элемента 5 совпадения и вхо- 3п 1ом сброса триггера 3, информационные входы и вход записи первого счетчика импульсов соединены соответственно с шиной 9 управления и с шиной 1О начальной установки.
Делитель частоты работает следующим образом.
Пусть в исходном состоянии в счетчике 2 имеется нулевой код и входной ,импульс на шине 6 отсутствует. При 4р этом на выход заема счетчика 2 имеется низкий уровень, блокирующий элемент 7 и разрешающий прохождение импульса через элемент 5. Первый импульс с шины 6 проходит через эле- 45 мент 5 на шину 4. По фронту этого же выходного импульса содержимое счетчика 1 увеличивается на единицу (первоначальное значение кода в счетчик 1 заносится с шины 9 подачей низкого уровня на шину 10). По срезу этого же выходного импульса триггер 3 устанавливается в единичное состояние, а появившийся на его инверсном выходе низкий уровень постулает на вход записи счетчика 2 и обеспечивает занесение кода с выходов счетчика 1 в счетчик 2. При этом уровень на выходе заема счетчика 2 изменится с низкого на высокий. Высокий уровень с выхода заема счетчика
2, пройдя через ннвертор 8, блокирует элемент. 5 н сбрасывает в нулевое состояние триггер 3. Последующие импульсы с шины 6 проходят на вычитающий вход счетчика 2, уменьшая его содержимое. Когда содержимое счетчика 2 станет нулевым, то с окончанием импульса на шине 6 на выходе заема счетчика 2 появляется вновь нулевой уровень. Далее работа устройства повторяется.
Таким образом, на шине 4 формируютс я выходные импульсы с перемеиньпк периодом, задержанные относительно входных лишь на время задержки одного логического элемента.
Формула изобретения
Делитель частоты, содержащий первый счетчик импульсов, суммирующий вход ко- ., торого соединен с выходом первого элемента совпадения, информационные входы и вход записи соединены соответст-. венно с шиной управления и с шиной начальной установки, выходы — поразрядно с информационными входами второго счетчика импульсов, вычитающий вход которого соединен с выходом второго элемента совпадения, выход saeма — с входом инвертора, триггер и входную и выходную шины, о т л и— ч а ю шийся тем, что, с целью повьппения быстродействия при одновременном повышении надежности, в нем входная шина соединена с первым входом первого элемента совпадения и с первым входом второго элемента сорпадения, второй вход которого соединен с входом инвертора, выход которого соединен с входом сброса триггера и с вторым входом первого элемента совпадения, выход которого соединен с . выходной шиной и с тактовым входом триггера, инверсный выход которого соединен с входом записи второго счетчика импульсов.

