Преобразователь код-код
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН (Я)5 H 03 M 7/00
Ъ
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А ВТОРСНОМЪГ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
IlO ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР (21) 4467181/24 (22) 29 „07,88 (46) 23,04.91. Бюл. Р 15 (71) Особое конструкторское бюро Инс-титута космических исследований
АН СССР (72) С.Г. Гончаров (53) 681.325(088.8) (56) Авторское свидетельство СССР
У 663102, кл. Н 03 К 13/20, 1971 °
Авторское свидетельство СССР
У 1341717, кл. Н 03 M 1/10, 1986.
„,SU„„1644386 А 1
2 (54) ПРЕОБРАЗОВАТЕЛЬ КОД-КОД (57) Изобретение относится к автоматике и информационно-измерительной технике и может быть использовано в интерфейсных устройствах. В устройстве, содержащем блок 1 определения матиссы и блок 2 определения положения запятой, оба блока выполнены соответственно на коммутаторах 1. 1-1.М, а также шифраторе 3 и элементах 4. Ф4.2 ИЛИ, 1 ил.
1б4438б
Изобретение относится к автоматике и информационно-измерительной технике и может быть использовано в интерфейсных устройствах.
Цель изобретения — повышение быстродействия.
На чертеже приведена функциональная схема преобразователя.
Преобразователь содержит блок 1 определения мантиссы, выполненный на М коммутаторах 1. 1 1.М, блок 2 определения положения запятой, выполненный на шифраторе 3 и 2" элементах 4.1-4.2 Р ИЛИ.
Преобразователь работает следующим образом.
Согласно функциональной схеме на входную шину устройства подается
N-разрядный код. Число разрядов вход- 2р ного и выходного кодов устройства связано соотношением
N- =(2-1)+М, Р где N - число разрядов входного ко- 25 да устройства;
P — число старших разрядов выходного кода устройства;
M — число младших разрядов выходного кода устройства.
На вход дези-цепочки 4 подаются
1 старшие разряды входной шины, начиная от N разряда до N-2Р разряда. Срабаты-, ванием дези-цепочки определяется положение первого значащего разряда входного кода. На выходе дези-цепочки имеем позиционный код, который преобразуется шифратором 2 в P-разрядный код старших разрядов выходного кояа .устройства, F-..ÐàçÐÿäíûé код 4О старших разрядов подается также на управление коммутаторами 3, подключающими к M-разрядному коду младших разрядов эыходных.шин устройства
Разряды входного кода, следующие 45 за первым значащим разрядом входно.го кода. Как видно из. указанного соотношения, число выходных разрядов устройства М+Р меньше числа входных разрядов. Входной и вьйодной коды, исходя из указанного соотношения, связаны псевдологарифмической зависимостью, где М разряды указывают на мантиссу псевдологарифма, à P разряды -- на положение запятой. Пре образование разрядного кода в устрой
55 стве в,M+P разрядный псевдологарифмический Код АЦП обеспечивает выравI нивание относительной погрешности по всему диапазону преобразования.
Применение дези-цепочки для выделения старшего значащего разряда позволяет повысить быстродействие устройства коррекции. В зависимости от конкретной серии микросхем, например для серии К155 и 564, среднее время срабатывания типового вентиля в 2-5 раз меньше времени срабатывания .типового регистра сдвига.
Соответственно и скорость срабатывания устройства увеличивается не менее чем s 2-5 раз.
Формула изобретения
Преобразователь код-код, содержащий блок определения мантиссы и блок определения положения запя-той, выходы которого являются выходной шиной Р старших разрядов вы- . ходного кода, выходной шиной M младших разрядов выходного кода являются выходы блока определения мантиссы, входы которого являются (N-1)-разрядной входной шиной, где
N-разрядность входного кода, равная
2 -1+М, отличающийся тем, что, с целью повышения быстродействия, блок определения мантиссы выполнен на М коммутаторах,. а блок определения положения запятой выполнен на 2 элементах ИЛИ и шифраторе, выходы которого являются выходной шиной P старших разрядов выходного кода, а входы подключены к выходам соответствующих элементов ИЛИ, первый вход каждого элемента ИЛИ, кроме последнего, .подключен g выходу последующеГо элемента ИЛИ, первый вход последнего элемента ИЛИ является шиной нулевого потенциала, вторые входы элементов ИЛИ являются шиной
2 . старших разрядов,входного кода, первый и второ9 информационные входы каждого коммутатора объединены и являются соответственно с первого.по М-й разрядами входной шины, входы с третьего по,(2 -1)-g щюнцого i-го комму« татора, где Ы(1...М, являются соответственно с (i+1)-го по P(i+1)+(2
-3)) -й разрядами входной шины, одноименные адресные. входы коммутаторов объединены и подключены к соответствукнцим выходам шифратора.

