Автоматический регулятор коэффициента мощности
Изобретение относится к электротехнике, а именно к управлению режимами электрических сетей. Цель изобретения - повышение быстродействия и точности регулирования автоматического регулятора коэффициента мощности. Это достигается тем, что в известный автоматический регулятор коэффициента мощности введен коммутатор 11 сигналов управления выдержками времени времязаджающего блока 9, который имеет два выхода с различными выдержками времени, от 1 до 2 с для предотвращения реакции регулятора на кратковременные пуски и от 20 до 40 с для снижения напряжения на конденсаторах после их отключения. Входы коммутатора 11 сигналов соединены с выходами элементов сравнения 4, 5 и выходами времязадающего блока 9, а его выхода - с входом установки в "0" времязадающего блока 9 и вторыми входами схем совпадения "включить", "отключить" 7, 8. 2 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (51)5 H 02 J 3/18
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н А BTOPCHOIVIY СВИДЕТЕЛЬСТВУ, Р Ф
ГОСУААРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР (2 1) 4644074/24 — 07 (22) 31. 01. 89 (46) 07 ° 12 ° 90. Бюл. В 45 ,(75) В.В.Бутко ; (53) 621,316,925 (088.8) (56) Авторское свидетельство СССР
Р 862311, кл. Н 02 J 3/18, 1979.
Правила технической эксплуатации, электроустановок потребителей и правила техники безопасности при эксплуатации электроустановок потребителей. — M.: Энергоатомиздат, 1986. (54) АВТОМАТИЧЕСКИЙ "ЕГ"ЛЯТОР КОЭФФИ- .
ЦИЕНТА МОЩНОСТИ (57) Изобретение относится к электротехнике, а именно к управлению режимами электрических сете".. Цель изобретения — повышение быстродействия и точности регулирования автоматичес„„SU 1612352 A 1
2 кого регулятора коэффициента мощности. Это достигается тем, что в известный автоматический регулятор коэффициента мощности введен коммутатор
11 сигналов управления выдержками времени времязадающего блока 9, который имеет два выхода с различными выдержками времени, от t до 2 с для предотвращения реакции регулятора на кратковременные пуски и от 20 до 40 с для снижения напряжения на конденсаторах после их отключения. Входы коммутатора 11 сигналов соединены с выходами элементов сравнения 4, 5 и выходами времязадакщего блока 9, а его выходы — с входом установки в
"0" времязадающего блока 9 и вторыми входами схем совпадения Включить", "Отключить" 7, 8. 2 ил.
1612352
Изобретение относится к электротехнике, н частности к управлению режимами электрических сетей путем воздействия на баланс. реактивной мощ5
Ности.
Целью изобретения является повышеНие быстродействия и точности регулибровки автоматического регулятора коэффициента мощности, управляющего батареей статических конденсаторов .
На фиг.1 изображена блок-схема устройства; на фиг,2 — принципиальная
Схема времязадающего блока и коммутатора сигналов управления выдержками f5 ремени времяэадающего блока.
Устройство содержит трансформатор тока, нагруженный на резистор R
1рансформатор 2 напряжения, фазочувствительный блок 3, два элемента 4 и 5 сравнения, оперативный блок 6 управления, две схемы 7 и 8 совпадейия соответственно "Включить" и "Выключить", времязадающий блок 9, исполнительный блок 10 батареи стати- 25 веских конденсаторов и коммутатор 11 сигналов управления выдержками времейи времязадающего блока.
Коммутатор 11 сигналов содержит .IK-триггер 12, четыре двухвходовых элемента совпадения 2И-HE 13-16, инверторы 17-19, конденсатор 20 и ре- истор 2 1 схемы установки в "0" вре изадающего блока 9, состоящего из двух последовательно включенных дели )елей 22 и 23 частоты с фазоимпульс ым представлением информации, при том íà вход делителя 22 поступают т актовые импульсы с частотой сети, его выход, выдержка времени 1-2с соединен с вторым входом элемента 14 совпадений и с входом приема тактовых
Импульсов делителя 23 частоты, выход которого, имеющий выдержку времени
20-40 с, соединен с вторым входом
"-лемента 15 совпадения и с входом установки в "0" IK-триггера 12.
Автоматический регулятор работает следующим образом.
При изменении угла сдвига между напряжениями сети и током нагрузки фвзочувствительный блок 3 вырабатывает управляюшее напряжение, пропор-. циональное этому изменению, поступающее на разноименные входы цвух поро55 говых элементов 4 и 5 сравнения, иа вторые входы которых поступает сигнал от оперативного блока 6 управления пропорциональный заданной величине созе, сформированный на выходе элементов 4 и 5 сравнения дискретный сигнал — разрешение на увеличение или уменьшение количества подключенных секций конденсаторной батареи, поступает на первые входы блоков 7 и 8.
На вторые входы этих блоков поступают разрешающие сигналы на увеличение или уменьшение количества подключаемых исполнительным блоком 10 секций конденсаторных батарей из коммутатора
11 сигналов времязадающего блока 9 в соответствии со следующим: а) при балансе реактивной мощности выходные сигналы блоков 4 и 5 равны нулю, при этом на информационных входах I и К» триггера 12 и элемента
13 совпадений присутствуют уровни логической единицы, а на входе К триггера 12 — уровень логического нуля с выхода элемента 13; отрицательным импульсом с конденсатора 20 происходит сброс текущего значения выдержки времени делителей 22 и 23 частоты времязадающего блока 9, на выходах делителей 22 и 23 частоты устанавливаются высокие логические уровни, В соответствии с логикой работы ХК-триггера с приходом на вход синхронизации с очередного тактового
;импульса на входе (1) элемента 14 совпадений появится уровень логического нуля, а на входе (1) элемента
15 — логическая единица, разрешающая прохождение через элементы 15„ 16 и
19 отрицательного импульса с времязадающего блока 9 с выдержкой времени
20-40 с на входы (2) элемента 7 и 8 совпадений„. б) если, предположим, характер нагрузки изменился на индуктивный, то на выходе элемента 18 появится низкий логический уровень, на входе
К триггера 12 высокий логический уровень, и с приходом очередного тактового импульса в триггер запишется то же выходное число, что и в предыдущем случае — на входе (1) элемента
15 будет высокий логический уровень, на входе (1) элемента 14 — низкий логический уровень, но схема установки в "0" времязадающего блока 9 не сра- ботает, так как на выходе элемента 13 появится уровень логической единицы, С появлением на выходе делителя 23 частоты отрицательного импульса произойдет разрешение через блок 7 (на первом .входе которого присутствует
1612352 6 секции, а все последующие подключаютк- ся и отключаются с высокой скоростью;,(1-2) с, ограниченной по нижнему пренх- делу выдержки времени только реакциеи
5 регулятора на пусковые токи электрооборудования, что позволяет сократить ь, время набора и уменьшения емкости с- конденсаторной батареи, повысить быой 10 стродействие автоматического регулятора и точность регулирования коэффини циента мощности электроустановок. логическая единица) на включение ис, полнительным блоком 10 очередной се ции конденсаторной батареи, этим же импульсом по входу R произойдет аси ронная установка IK-триггера 12 в ну левое состояние — на входе (1) элемента 15 установится логический нул а на входе (1) элемента 14 — логиче кая единица. Если при включении одн ступени баланс реактивной мощности еще не наступил, то следующие ступе конденсаторной установки будут подключаться к сети с выдержкой времени первого делителя 22 частоты времязадающего блока 9 (1-2 с). Подключение с такой скоростью возможно потому, что выдержка времени 20-40 с, необходимая для разряда конденсаторов после их очередного отключения, уже была использована; в) с наступлением в сети баланса реактивной мощности работа схемы повторится в соответствии с пунктом а) данного описания; г) если в сети возник избыток реактивной мощности (перекомпенсация), то на входе I-триггера 12 появится уровень логического нуля, на входах
К и К вЂ” логические единицы и с приД. ходом очередного тактового импульса триггер запишет на вход (1) элемента 15 логический нуль, на вход элемента 14 — логическую единицу и отключение ступеней конденсаторов будет происходить через элементы 14 с выдержкой времени 1-2 с с выхода делителя 22 частоты.
Использование предлагаемого изобретения позволит получить такой алгоритм управления батареей конденсаторов, при котором выдержка времени, необходимая для разряда их после очередного отключения. используется только однажды перед включением очередной
Ф о р мул а и з о бр е т е н и я
Автоматический регулятор коэффициента мощности, содержащий трансформатор тока, нагруженный на резистор, трансформатор напряжения, соединенные с входами фазочувствительного
20 блока, выход которого подключен к первым входам двух элементов сравнения, к вторым входам которых подключен выход блока управления, вырабатывающий сигнал, пропорциональный
25 заданной величине cos(f две схемы совпадений "Включить", "Отключить", первые входы которых подключены к выходу элементов сравнения, а выходы— к исполнительному блоку батареи статических конденсаторов, о т л и— ч а ю шийся тем, что, с целью повышения быстродействия и точности регулирования, он снабжен коммутатором сигналов управления выдержками
35 времени времязадающего блока, при этом времязадакщий блок выполнен с двумя выходами с различными выдержками времени и входом установки в "0", причем входы коммутатора сигналов
4О соединены с выходами элементов сравнения и выходами времяэадающего блока, à его выходы подключены к входу установки в "0" времязадающего блока и к вторым входам схем совпадения
45 Включить Отключить
1612352
Со с т авител ь В . Клеще нко
P еда кт ор Г . Гер бер Т ехр ед Й. Дидык Корректор Т. Малец
Заказ 3833 Тираж 414 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Г1осква, Л(-35, Раушская наб., д. 4/5
II
Пр изодственно-издательский комбинат "Патент, г. Ужгород, ул. Гагарина, 1 1



