Реверсивный двоичный ферротранзисторныйсчетчик
OnИСЛНИЕ
ЙЗОБРЕТЕНИЯ
Союз Советских.Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 09,1.1964 (¹ 875257/26-24) с присоединением заявки №
Кл. 42гп, 14оз
Приоритет
Опубликовано 04.1.1965. Бюллетень ¹ 1
МПК 6 06f
УДК 681.142(088.8) Государственный
:комитет по делам изобретений и открытий СССР
Дата опубликования описания 18.111.1965 ь
ABT0pbt изобретения
Б. В. Чистяков, Л. М. Перфильев и С. В. Куликов.Заявитель
РЕВЕРСИВНЫЙ ДВОИЧНЫЙ ФЕРРОТРАНЗИСТОРНЫЙ
СЧЕТЧИК
17одписная аруппа М 174
Известны реверсивные двоичные ферротранзисторные счетчики, у которых для коммутации импульсов переноса и заема, используются два ключевых элемента.
Предложенный счетчик, содержащий бинарную ячейку с подмагничиванием, отличается тем, что для уменьшения количества оборудования, повышения надежности и осуществления бестактового управления,"он содержит один ключевой элемен с двумя обмотками подмагничивания, подключенными к шинам сложения и вычитания, с двумя управляющими обмотками, каждая из которых соединена с соответствующим выходом бинарной ячейки, и с выходной обмоткой, подключенной ко входу следующего р азр яда.
На чертеже представлена принципиальная электрическая схема двух разрядов счетчика, где 1 и 2 — элементы бинарной ячейки, 3— ключевой элемент. Каждый элемент состоит 20 из запоминающего трансформатора Тр на ферритовом сердечнике с прямоугольной петлей гистерезиса с обмотками: записи W4, затрета W, подмагничивания Wq и W4, выходной W.-, базовой W< и усилителя мощности Т. 25
Рассмотрим работу одного разряда счетчика.
Пересчет на «2» осуществляется с помощью логической операции «запрет» на запись в элементе 1 сигналом с выходной обмотки W.- 30 элемента 2 при подаче входного сигнала В, одновременно происходит запись в элементе
1 через обмотку Wi и списывание в элементе
2 через обмотку W2. Элемент 1 работает в режиме подмагничивания в «О» (протекает постоянный ток по обмоткам Wz и W4) при отсутствии сигнала с выхода элемента 2 в момент подачи входного сигнала на запись в обмотку W< элемента 1. Спустя время, равное длительности входного импульса, в элементе 2 записывается «1». При последуюшей подаче входного сигнала В запись его в элементе 1 будет запрещена и т. д.
Подмагничивание элемента I в «О» позволяет осуществить задержку выходных сигналов с элемента 1 на время длительности импульса во избежание наложения их со списывающим сигналом с элемента 2. Таким образом, на выходе элемента 2 появляется каждый второй импульс из подаваемой последовательности (сигнал переноса), а на выходе элемента 1 — каждый первый (сигнал заема). Сигналы с выходной обмотки Г;, элемента 1 подаются на обмотку 1Г. элемента 3. а сигналы с выходной обмотки W-, элемента
2 — на обмотку W> элемента 3. При сложении элемент 3 подмагничивается в «0», а при вычитании — в «1». Следовательно, при сложении в следующий разряд проходят сигналы с элемента 2; сигналы с выхода элемента 1 не
167372
Предмет изобретения
1- Ра,7Р 7д -"рюрик 156
Составитель Т. Бакина
Корректор О. Б, Тюрина
Техред IO. В. Баранов
Редактор Н. Копылова
Заказ 379гЗ Тирам< 900 Формат бум. 60+90 /з Объем 0,)6 изд. л. Цена 5 коп.
ЦНИИПИ Государственного комитета по делам изобретений и открытий СССР
Москва, Центр, пр. Серова, д. 4
Типография, пр. Сапунова, 2 проходят, так как они действуют согласно с полем подмагничивания (обмотка W3) и не пер емагничивают сердечник трансформатора элемента 8. При вычитании в следующий разряд проходят сигналы заема с элемента 1, так как они действуют встречно полю подмагничивания сердечника трансформатора элемента 8.
Таким образом, функцию коммутации сигналов заема и переноса осуществляет один элемент, который пропускает сигналы в зависимости от задаваемого со схемы управления режима подмагничивания.
Реверсивный двоичный ферротранзисторный счетчик, содержащий бинарную ячейку с подмагничиванием, отличающийся тем, что, с целью уменьшения количества оборудования, повышения надежности и осуществления бестактового управления, он содержит один ключевой элемент с двумя обмотками подмагни1О чивания, подключенными к шинам сложения и вычитания, с двумя управляющими обмотками, каждая из которых соединена с соответствующим выходом бинарной ячейки, и с выходной обмоткой, подключенной ко входу сле15 дующего разряда.

