Устройство для задания тестов
Изобретение относится к области автоматики и вычислительной техники и используется для задания тестов. Цель изобретения - расширение функциональных возможностей за счет имитации динамического режима работы ЭВМ. Устройство содержит генератор 1 импульсов, коммутатор 2, счетчик 3 импульсов, блок 4 памяти, блок 5 задания начального кода, блок 6 синхронизации, блок 7 индикации. В устройстве увеличено количество проверочных тестов и значительно сокращено время проверок внешних устройств ЭВМ. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ .
РЕСПУБЛИК, (19) (И) А1 (51)5 С 06 F 11 26
К Д ВТОРСНОМУ СВИДЕтельСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
1 (21) 4190297/24-24 (22) 10.11.86 (46) 07.02.90, Бюл, Р 5 (71) Всесоюзный проектно-конструкторский институт технологии электротехнического производства (72) С.В.Суворов (53) 681.3(088.8) (56) Авторское свидетельство СССР
Р 890396, кл, G 06 Р !1/00, 1978.
Авторское свидетельство СССР
Р 611183, кл. G 05 В 23/02, 1975, 2 (54) УСТРОЙСТВО ДЗИ ЗАДАНИЯ ГЕСТОВ (5?) Изобретение относится к области автоматики и вычислительной техники и используется для задания тестов.
Цель изобретения — расширение функциональных возможностей за счет имитации динамического режима работы ЭВИ.
Устройство соцержит генератор 1 импульсов, коммутатор 2, счетчик 3 импуль сов, блок 4 памяти, блок 5 задания начального кода, блок 6 синхронизации, блок 7 индикации. В устройстве увеличено количество проверочныХ тестов и значительно сокращено время проверок внешних устройств ЭВМ. 1 ил.
1541613
Изобретение относится к автоматике и вычислительной технике и может быть использовано для задания тестов.
Цель изобретения — расширение Аунк5 циональных возможностей за счет имитации динамического режима работы ЗВМ, На чертеже показана схема предлагаеМого устройства.
Устройство содержит генератор 1 импульсов, коммутатор 2, счетчик 3 импульсов, блок 4 памяти, блок 5 задания начального кода, .блок 6 синхронизации и блок 7 индикации.
Устройство работает следующим об- 15 разом.
С генератора 1 импульсов импульсы ,с частотой, определяемой блоком 5 задания начального кода, поступают на коммутатор 2, с которого импульсы 20 поступают на блок 6 синхронизации с внешнего устройства для формирования запроса приема символа, который выставлен на выходе блока 4 памяти в виде восьмибитного кода, который отобра-25 жается .в ыестнадцатиричной форме блокоИ 7 индикации. От внешнего устройства поступает сигнал подтверждения о приеме кода в блок 6 синхронизации, выполненный на 1)-триггере. Этот сиг нал через коммутатор 2 снимает сигнал запроса, чем дает воэможность формиl рования нового цикла синхронизации, . Блок 5 задания начального кода определяет режимы работы всего устоойства набором переключателей, включенных в него. Возможны следующие режимы: выбор скорости обмена; ручной и .автономный запуск цикла; режим работы счетчика импульсов (постоянное сос- 40 тояние или +1p) выбор адреса блока памяти в шаговом режиме; начальная установка; выбор количества символов на одну строку.
С коммутатора 2 сигнал подтвержде- <5 ния приема кода приходит на счетчик
3 импульсов для выполнения функции изменения адреса блока 4. При ручном наборе адреса блока 4 сигнал подтверждения отключается от счетчика 3 им50 пульсов и набор адреса производится блоком 5 задания начального кода.
Сброс счетчика импульсов произво- дится в трех случаях: в момент вклю-. чения, при выборе начальной установки и при выборе формата строки.
Формула изобретения
Устройство для задания тестов, содержащее генератор импульсов, блок задания начального кода, счетчик импульсов, причем выход генератора импульсов соединен со стробирующим входом коммутатора, группа.инАормационных входов которого соединена с группой выходов блока задания начального кода, вход пуска устройства соединен с входом пуска генератора импульсов, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей эа счет имитации динамического режима работы ЗВИ, устройство содержит блок памяти и блок,синхронизации, причем группа информационных входов коммутатора соединена с второй группой выходов блока задания начального кода, первый выход коммутатора соединен со счетным входом счетчика, группа разрядных выходов которого соединена с адресными входами блока памяти, группа выходов которого соединена с группой информационных выходов устройства, выход блока памяти соединен с входом разрешения блока задания начального кода, второй выход коммутатора соединен с входом синхронизации блока синхронизации, первый выход которого соединен с управляющим входом коммутатора, второй выход блока синхронизации соединен с выходом синхронизации устройства, вход ответа устройства соединен с входом сброса блока синхронизации, причем блок синхронизации содержит D-триггер и элементы развязки, вход синхронизации блока синхронизации соединен с
С-входом D-триггера, вход сброса которого через первый элемент развязки соединен с шиной нулевого потенциала, а через второй элемент развязки — с первым выходом блока синхронизации и с входом сброса блока синхронизации, D-вход D-триггера соединен с шиной единичного потенциала, выход Dтриггера является вторым выходом блока синхронизации.

