Синхронный д-триггер
Изобретение относится к импульсной технике, а именно к устройствам с двумя устойчивыми состояниями. Целью изобретения является упрощение синхронного Д - триггера. Синхронный Д - триггер содержит два элемента И-НЕ транзисторно-транзисторной логики, шесть транзисторов, четыре резистора и диод. Введение новых связей позволяет уменьшить количество элементов при сохранении функций синхронного Д -триггера. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (51) 4 Н 03 К 3/286
ОПИСАНИЕ ИЗОБРЕТЕНИЯ, лл,.г, ,, 1;1."
К А ВТОРСКОМУ СВИ4ЕТЕЛЬСТВУ
D-триггера соединен с эмиттером шестого транзистора 9, коллектор которого соединен с первым эмиттером четвертого транзистора 10, коллектор которого соединен с базой второго транзистора 11, базы транзисторов 3 и 10 соединены через соответственно первый и второй 12, 13 резисторы с шиной ,питания 14, эмиттеры транзисторов 4 и
11 соединены с анодом диода 15, катод которого соединен с общей шиной
16, коллектор транзистора 11 соединен со вторым эмиттером транзистора 3 и эмиттером транзистора 6, коллектор транзистора 4 соединен со вторым эмиттером транзистора 10, а коллектор транзистора 6 соединен с базой транзистора 9 через четвертый резистор 17. На чертеже дополнительно показана организация входов асинхронной установки 18 и асинхронного сброса 19.
Транзистор 6 и резистор 7 образуют первый вспомогательный логический
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЭОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
1 (21) 4381985/24-21 (22) 25.12.87 (46) 30.11.89. Вюл. М 44 (75) Р.А. Оганян (53) 621.374 (088.8) (56) Шагурин И.И. Транзисторно-транзисторные логические схемы. М.: Сов. радио, 1974, с. 130, рис. 4.8.
Авторское свидетельство СССР
М 1429298, кл. Н 03 К 3/286, 1987 °
Изобретение относится к импульсной технике, а именно к устройствам с двумя устойчивыми состояниями.
Цель изобретения — упрощение синхронного D-триггера.
На чертеже приведена принципиальная схема синхронного D-триггера, Синхронный D-триггер содержит первый 1 и второй 2 элементы И-НЕ транзисторно-транзисторной логики, выход первого элемента И-НЕ 1 соединен с первьи входом второго элемента И-НЕ 2, ! выход которого соединен с первым входом первого элемента И-НЕ 1, коллектор третьего транзистора 3 соединен с базой первого транзистора 4, тактовый вход 5 синхронного D-триггера соединен со вторым эмиттером третьего транзистора 3 и базой пятого транзистора 6 через третий резистор 7, коллектор транзистора 6 и коллектор транзистора
4 соединены соответственно со вторьии входами первого и второго элементов
И-НЕ 1,2, D-вход 8 синхронного
2 (54) СИНХРОННЫЙ 0-ТРИГО EP (57) Изобретение относится к импульсной технике, а именно к устройствам с двумя устойчивыми состояниями.
Целью изобретения является упрощение синхронного D-триггера. Синхронный
D-триггер содержит два элемента И-НЕ транзисторно-транзисторной логики, шесть транзисторов, четыре резистора и диод. Введение новых связей позволяет уменьшить количество элементов при сохранении функций синхронного
D-триггера. 1 ил.
1525871
20 элемент, выполняющий функцию а ° b + с, TpcLHsHcT0p 3, транзистор 4 и резистор
12 образуют второй вспомогательный логический элемент, выполняющий ,функцию И-НЕ, транзистор 10, транзисторы 9, 11 и резисторы 13, 17 обраэуют третий вспомогательный элемент, выполнвюэрэй функцию d е (f+k).
При этом третий вспомогательный логи- 10 ческий элемент образует RS-триггеры с первым и вторьи логическими элементами, а первый 1 и второй 2 элементы И-НЕ образуют выходной RS-триггер.
Работа синхронного D-триггера отображается таблицей истинности.
При логическом 0 на тактовом входе
5 синхронного D-триггера первый и второй вспомогательные логические элементы устанавливаются в состояние
1/1р тем самьм удерживая выходной
RS-триггер в предыдущем состоянии.
По переднему фронту тактирующего импульса третий вспомогательный логический элемент устанавливает первый и второй логические элементы в соот ветствии с D-входом, которые в свою очередь переключают выходной л
RS-триггер и блокируют третий логи, 30 ческий элемент от переключений. После, окончания тактового импульса состояние на выходах сохраняется. Таким образом ° предлагаемое устройство выполняет функцию синхронного D-триггера.
ФормУла изобретения 35
Синхронный D-rpv rep, содержащий первый и второй элементы И-НЕ транзисторно-транзисторной логики, выход первого элемента И-НЕ соединен с первьи входом второго элемента И-НЕ, выход которого соединен с первым входом первого элемента И-НЕ, эмиттеры первого и второго транзисторов через диод соединены с общей шиной, коллектор первого транзистора соединен с вторьм входом второго элемента И-йЕ транзисторно-транзисторной логики, а база подключена к коллектору третьего транзистора, база которого через первый резистор соединена с шиной питания, а первый эмиттер — с тактовым входом, база второго транзистора соединена с коллектором четвертого транзистора, база которого через второй резистор соединена с шиной метания, базы пятого и шестого транзисторов соединены с первыми выводами соответственно третьего и четвертого резисторов, эмиттер шестого транзистора соединен с D-входом,о т л ич а ю щ н и с я тем, что, с целью упрощения, второй вывод третьего резистора соединен с тактовьм входом, эмиттер пятого транзистора — с вторьи эмиттером третьего транзистора и коллектором второго транзистора, коллектор гятого транзистора - с вторым входом первого элемента И-НЕ транзисторно-транзисторной логики и вторым выводом четвертого резистора, коллектор шестого транзистора соединен с первым эмиттером четвертого транзистора, второй эмиттер которого соединен с коллектором первого транзистора.
1525871
Составитель А. Яков
Редактор В. Ковтун Техред М.Ходанич Корректор В. Гирняк
Заказ 7241/53 Тираж 884 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Иосква, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101


