Программируемый распределитель импульсов
Изобретение относится к цифровой электронике и может быть использовано при построении устройств управления быстродействующих систем сбора и обработки данных. Целью изобретения является расширение функциональных возможностей распределителя за счет обеспечения переменного периода выходных импульсов. Для этого в распределитель введены блок памяти и регистр. 2 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
ÄÄSUÄÄ 1524038 А1!
51) 4 G 06 F 1/04, Н 03 К 3/64
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР!
j 1с !
Н А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
2 (54) ПРОГРАЖ1ИРУГЮ":г! РАСПРЕДЕЛИТЕЛЬ
И!ПУЛЬСОВ (57) Изобретение относится к цид ровой электронике и может быть исполь— зовано при построении устройств управления быстродействующих систем сбора и обрабоТки данных. Целью изобретения является расширение функ— циональных возможностей распредели1еля за счет обеспечения переменного периода выходних импульсов. Для этог о в распределит» чь ввегк ны блок памяти и регистр. 1 з.п. ф лы, 2 ил.
1 (21 ) 4 390! 48/ 24 -24 (22) 10.03.88 (46) 23.11.89. Бюл. !! 43 (71 ) Ростовское особое конструкторс— кое бюро (72) В.Е.Богославский и А.В.Супрун (53) 681.3 (088.8) (56) Авторское свидетельство СССР
1,"- 970660, кл. Н 03 К 3/64, 1980.
Авторское свидетельство СССР
Р 1140234, кл. Н 03 К 3/64, 1983.
Распределитель рабо ает следующим образом.
В исходном сог тоянии я риггер 1 2 блока 4 управления аходится в сос—
I I I! тояггии О и его вь хо. ной сигнал запрещает прохождение ч рс- элемент И ! тактовых импульс он н» выход 7 .
Счетчик 15 в исходном состоянии так— же содержит О, подготавливая к выборке нулевую ячейку блока 6 памяти.
Поступление импульса начальной установки переводит триггеры кольцевого регистра 3 сдвига в исходное состояние (первый триггер в "l, остальные в "0" ). Кроме того, этот импульс, пройдя через элемент И!! . 13, раэреша— ет запись соде ржимо го нуле вой ячейки блока 6 в регистр 5 и далее, через элемент 14 задержки, приращение на единицу содержимого счетчика 15.
Изобретен ие относ ится к цифровой элек т ронике и может бьгг ь исполь з ов ано при построении устройств управления быстродействующих систем сбора и обработки данных.
Цель изобретения — расгвирение *унк— циональных воэможностей за счет обес— печения переменного периода выходных импульсов.
На фиг. l приведена схема устройства; на фиг. 2 — один из возможных вариантов реализации блока управления.
Программируемый распределитель импульсов содержит элемент И l, группу
2 элементов И, кольцевой регистр 3 сдвига, блок 4 управления, регистр 5, блок 6 памяти, выход 7 элемента И 1, вход 8 начальной установки, тактовый вход 9, выходы 10.
Блок 4 управления содержит формирова гель 11 импульсов, триггер 12, элемент 1ПИ 13, элемент !4 задержки, счетчик 15.. Этим импульсом н; ча ьной установки устанавливается в "1" триггер 12 блока 4 управ lc èèÿ, разрешая через
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
1 524038 элемент И 1 прохождение входных так — товых импульсов на выход 7.
Тактовые импульсы, поступая на кольцевой регистр 3 сдвига, вызывают в нем циклическое перемещение единицы по триггерам, обеспечивая считывание и передачу на выход устройства через выходные элементы И 2 информации, записанной в регистре 5. При достижении бегущей единицей последнего триггера цепочки сигнал с выхода этого триггера через формирователь 11 и элемент ИЛИ 13 поступает на вход разрешения записи регистра, записывая в него новое программное слово из блока 6 памяти. !импульс с выхода элемента ИПИ 13 через элемент !4 за— держки вызывает увеличение на единицу адреса, формируемого счетчиком 1 5, подготавливая к выдаче из него спев
I дующее прог раммное слово . Элемент 1 ч задержки необходим для того, чтобы переходные процессы в счетчике 15 и блоке 6 памяти, вызываемые прирашением адреса, происходили после записи очередного программного слова из текущей ячейки блока 4 памяти н ре— гистр 5.
Такая работа устройстна, выражающаяся н считывании информации из бло— ка 6 памяти н регистр 5 и последовательном распределении ее между выходами устройства, продолжается до тех пор, пока не будет считан весь массив. Пос:Ie этого импульс перепол11 I1 и ен и я сч е т ч ика 1 5 сбросит в О т рп г—
r e p 1 2, и т ак то вые импульсы и е ре с т ан ут поступать через эле ме н т И 1 н а выход 7 . Счетчик 1 5 lI o c ëå и е ре и олн е— ни я будет содержать " 0, т . е . в с е элементы и блоки у с т рой с т в а вернутся в исходн о е состояние . Полный цп к л з акончен . Дл я повторения цикла на вход у с т ро и с т в а подается имп уль с начальной 4 5 установки, и работа у с т ро и с г в а и о в т о— р яе т с я т ак, к а к э т о было описано .
Ф о р м у л а и з о б р е т е и и я
1. Программируемый распределитель импульс он, содержащий г рупп у из и элементов И (где и — число выходных каналов1, кольцевой регистр сдвига, элемент И и блок управления, причем первый вход элемента И является так— тoBbtM входом распределителя, выход окончания работы блока управления соединен с вторым входом элемента И, выход которого соединен с синхровходом кольцевого регистра сдвига, вход
11 11 установки в 1 первого разряда которог.о соединен с входами сброса в 011 разрядов с второго по п-й, с входом начальной установки блока управления и является входом начальной установки распределителя, разрядные выходы с первого по и-й кольцевого регистра сдвига соединены с первыми входами элементов И сооТветственно с. первого по и-й группы, о т л и ч а ю щ и йс я тем, что, с целью расширения функциональных возможностей распределителя за счет обеспечения перемен— ного периода выходных импульсов, в него введен блок памяти и регистр, причем ныходы блока памяти соединены с информационными нходами регистра, разрядные выходы которого с первого по и-й соединены с вторыми входами э:1ементов И соответственно с первого по п-й группы, выход элемента И соединен " входом разрешения записи ре— гистра, группа выходов задания адреса блока управления соединена с груп— пой адресных входов блока памяти, и-й выход кольцевого регистра сдвига соединен с входом запуска блока управления, !
2. Распределитель по и. 1, о т и ч а ю шийся тем, что блок управления содержит формирователь импульсов, элемент ИЛИ, элемент задержки, счетчик и триггер, причем вход формирователя гмпульсов являетс.я входом запуска блока, выход формирователя импульсов соединен с первым входом элемента ИЛИ, второй вход которого соединен с входам установки в ! триггера и является входам начальной установки блока, выход элемента ИЛИ соединен с входам элемента задержки и является выходом разрешения записи блока, выход элемента задержки соединен со счетным входом сче тчик а, группа ра з р ядных выходо в которого является группой выходов задания адреса блок 1, выход переполпения счетчика соединен с входом сброса в "0" тригl ера, выход которого является выходом окон ания работы блока.
1524038
Составитель Е.Торопов
Редактор JI.Çëéöåâà Техред М.Дидык Корректор Т.Малец
Заказ 7043/49 Тираж 668 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101


