Устройство для формирования серий импульсов
Изобретение может быть использовано в устройствах вычислительной техники для формирования переменной импульсной последовательности. Цель изобретения - повышение надежности работы устройства для формирования серий импульсов. Цель достигается за счет введения в устройство элемента ИЛИ 11, элемента И 7, элемента НЕ 16, элемента 8 задержки и блока 5 дешифрации. Устройство содержит также элементы ИЛИ 2,9,10, элементы И 13,14, триггер 12, счетчик 6, регистр 1 сдвига, блок 3 элементов И и блок 4 дешифрации. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК
„„SU„, 1492455 (51)4 Н 03 К 3/64
ОПИСЛНИК ИЗОБРКтЕниЯ
К ABTOPCKOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
flQ ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
1 (21) 4326932/24-21 (22) 1 1. 1 1. 87 (46) 07.07.89, Бюл. Р 25 (72) А.Сафин (53) 68 1.3(088.8) (56) Авторское свидетельство СССР
Р 1307549, кл. Н 03 K 3/64, 1985. (54) УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ
СЕРИЙ ИМПУЛЬСОВ (57) Изобретение может быть использовано в устройствах вычислительной техники для формирования переменной
2 импульсной последовательности. Цель изобретения — повышение надежности работы устройства для формирования серий импульсов. Цель достигается за счет введения в устройство элемента HJIH 11, элемента И 7, элемента НЕ 16, элемента 8 задержки и блока 5 дешифрации. Устройство содержит также элементы ИЛИ 2,9,10, элементы
И 13,14, триггер 12, счетчик 6, ре-, гистр 1 сдвига, блок 3 элементов И и блок 4 дешифрации. 1 ил.
1492455
Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники для формирования переменной им5 пульсной последовательности.
Целью изобретения является повышение надежности работы устройства.
На чертеже представлена блок-схема устройства для формирования серий импульсов.
Устройство для формирования серий импульсов содержит регистр 1 сдвига, выходы разрядов которого соединены с входами элемента ИЛИ 2 и первыми вхо- 15 дами блока 3 элементов И, выходы которого соединены с входами блокировки блоков 4 и 5 дешифрации, входы которых соединены с выходами соответствующих разрядов счетчика 6, счетный 2р вход которого соединен с выходом элемента И 7, а вход обнуления — с выходом элемента 8 задержки, выходы блока 4 дешифрации соединены с входами элемента KIH 9, а выходы блока 5 25 дешифрации — с входами элемента ИЛИ
10, выходы которых соединены с входами элемента ИЛИ 11, выходом соединенного с входом элемента 8 задержки и с R- u S-входами триггера 12, выходы Зр которого соединены с первыми входами элементов И 13 и 14, вторые входы которых соединены с шиной 15 входных импульсов и с входом элемента HE 16, выход которого соединен с вторыми
35 входами блока 3 элементов И.
Выходы элементов И 13 и 14 соединены с выходными шинами 17 и 18, прямой выход триггера 12 соединен с входом управления блока 4 дешифрации, а инверс-ц) ный выход — с входом управления блока 5 дешифрации и с входом управления сдвигом регистра 1, вход начальной установки которого соединен с одним входом элемента ИЛИ 9 и с шиной 45
19 начальной установки.
Устройство работает следующим образом.
По шине 19 начальной установки приходит импульс, который, поступив на вход начальной установки регистра 1 и на вход элемента HJIH 9, приводит устройство в исходное состояние, при котором на выходе первого Разряда регистра 1 устанавливается едини ный потенциал, а нулевой потенциал присутствует на выходах остальных разрядов регистра 1, на выходах разрядов счетчика 6 и на прямом выходе триггера 12.
Импульсы, поступающие на шину 15, проходят через элемент И 7, открытый по второму входу единичным потенциалом с выхода элемента ИЛИ 2, на счетный вход счетчика 6, срабатывающий по переднему фронту импульсов.
Нулевой потенциал, поступающий с прямого выхода триггера 12 на вход управления блока 4 дешифрации, запрещает его работу, а единичный потенциал, поступающий с инверсного выхода триггера 12 на вход управления блока 5 дешифрации, разрешает его работу. С выхода первого элемента И блока 3 элементов И, открытого единичным потенциалом с выхода первого разряда регистра 1, на вход блокировки .блоков 4 и 5 дешифрации поступают инвертированные импульсы с шины 15, блокирующие формирование выходных сигналов на время действия инвертированных импульсов. Счетчик 6 подсчитывает импульсы до тех пор, пока на выходе первого дешифратора блока 5 дешифрации не появится единичный сигнал, который, пройдя через элемент
ИЛИ 10, установит триггер 12 в единичное состояние, а через элемент ИЛИ
11 и элемент 8 задержки обнулит счетчик 6. При этом на выходной шине 17 заканчивается формирование первой серии импульсов, а на выходной шине 18 — формирование первой паузы.
Число импульсов в серии и длительность паузы на выходных шинах 17 и
18 устройства определяются кодом дешифрации первого дешифратора блока 5 дешифрации.
Входные импульсы продолжают поступать на счетный вход счетчика 6, который подсчитывает количество импульсов до тех пор, пока на выходе первого дешифраropa блока 4 дешифрации, открытого единичным потенциалом с прямого выхода триггера 12, не появится единичный сигнал, который, пройдя через элемент ИЛИ 9, установит триггер 12 в нулевое состояние, а через элемент ИЛИ 11 и элемент 8 задержки обнулит счетчик 6. На этом закончится формирование паузы на выходной шине 17 и формирование серии импульсов на выходной шине 18. Длительность паузы и число импульсов в серии на выходных шинах 17 и 18 в этом случае определяются кодом деши5 14924 фрации первого дешифратора блока 4 дешифрации.
При переходе триггера 12 в нулевое состояние передним фронтом сигнала с его инверсного выхода, поступающего
5 на вход управления сдвигом регистра 1, происходит сдвиг единицы в следующий разряд и разрешающий единичный потенциал появляется на первом входе второго элемента И блока 3 элементов И. В этом состоянии дешифрировать состояние счетчика 6 будут вторые дешифраторы блоков 4 и 5 дешифрации. По сигналу с выхода второго дешифратора блока 5 дешифрации триггер 12 установится в единичное состояние, а по сигналу с выхода второго дешифратора блока 4 дешифрации в нулевое состояние, продолжая, таким образом, формирование на выходных шинах 17 и 18 устройства переменной импульсной последовательности.
Далее работа устройства происходит аналогично. При этом длительность 2б пауз и число импульсов в сериях на выходной шине 17 определяются кодами дешифрации блоков 4 и 5 дешифрации соответственно и равна числу импульсов в сериях и длительности пауз на выходной шине 18 устройства.
Составитель В Чижов
Техред А. Кравчук Корректор М.Максимишинец
Редактор А.Нандор
Заказ 3893/56 Тираж 884 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, 3-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101
Формула изобретения
Устройство для формирования серий импульсов, содержащее счетчик, блок
35 дешифрации, первый, второй и третий элементы ИЛИ, триггер, первый и второй элементы И, регистр сдвига и блок элементов И, первые входы которого соединены между собой, а вторые вхо- 4О ды соединены с выходами соответствующих разрядов регистра сдвига, вход управления которого соединен с инверсным выходом триггера и первым входом первого элемента И, выход которо- 45
1 го является первой выходной шиной устройства, прямой выход триггера соединен с первым входом второго элемента И, второй вход первого элемента И соединен с шиной входных импульсов и с вторым входом второго элемента И, выход которого является второй выходной шиной устройства, первый вход второго элемента И соединен с входом управления блока дешифрации, S-вход триггера соединен с первым входом третьего элемента ИЛИ и выходом второго элемента ИЛИ, à R-вход— с вторым входом третьего элемента ИЛИ и выходом первого элемента ИЛИ, первый вход которого соединен с входом начальной установки регистра сдвига и с шиной начальной установки устройства, а остальные входы первого элемерта ИЛИ вЂ” с выходами блока дешифрации, входы первого дешифратора которого соединены с выходами соответствующих разрядов счетчика, о т л и— ч а ю щ е е с я тем, что, с целью повышения надежности работы устройства, в него введены четвертый элемент ИЛИ, третий элемент И, элемент
НЕ, элемент задержки и второй блок дешифрации, выходы которого соединены с входами второго элемента HJIH„ вход управления соединен с инверсным выходом триггера, а входы второго блока дешифрации соединены с соответствующими входами первого блока дешифрации, входы блокировки которого соединены с соответствующими входами блокировки второго блока дешифрации и выходами блока элементов И соответственно, первые входы которого соединегь! с входами четвертого элемента
ИЛИ, выход которого соединен с первым входом третьего элемента И, второй вход которого соединен с шиной входных импульсов и через элемент НЕ— с вторыми входами блока элементов И, выход третьего элемента И соединен со счетным входом счетчика, вход обнуления которого соединен через элемент задержки с выходом третьего элЕмента ИЛИ.


