Тактируемый е-триггер
Изобретение относится к области вычислительной техники и электроники и может быть использовано в качестве элемента при построении сложных последовательностных схем. Целью изобретения является повышение быстродействия и надежности. Триггер содержит первый инвертор 21, второй инвертор 22, первую шину 17 питания, вторую шину 18 питания, прямой установочный вход 13, инверсный установочный вход 14, прямой 19 и инверсный 20 выходы. Цель достигается за счет упрощения триггера и ввдения новых связей. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (51)4 Н 03 Е 3/353
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ . tS
f3 (а) 16
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ П.1НТ СССР
1 (21) 4352288/24-21 (22) 03. 12.87 (46) 07.07.89. Бюл. М 25 (72) А.E.Заболотный, В.А.Максимов, Я.Я.Петричкович и С.И.Назаров (53) 621.374(088.8) (56) Букреев И.Н. и др. Микроэлектронные схемы цифровых устройств.
М.: Советское радио, 1975, с. 70, рис. 2.17. (54) ТАКТИРУЕИЫЙ E-ТРИГГЕР (57) Изобретение относится к области вычислительной техники и электроники
„.SU„„1492454 А 1 и может быть использовано в качестве элемента при построении сложных последовательных схем. Целью изобретения является повышение быстродействия и надежности. Триггер содержит первый инвертор 21, второй инвертор
22, первую шину 17 питания, вторую шину 18 питания, прямой установочный вход 13, инверсный установочный вход 14, прямой 19 и ин-. версный 20 выходы триггера. Цель достигается за счет упрощения триггера и введения новых связей. 1 ил. з 1492454 жет быть использовано в качестве элемента при построении сложных последо5
Изобретение относится к вычислительной технике и электронике и мовательных схем.
Целью изобретения является повышение быстродействия и надежности.
На чертеже представлена электрическая схема триггера °
Триггер содержит первый 1, второй 2, третий 3, четвертый 4, пятый 5 и шестой 6 транзисторы р"типа, седьмой 7, восьмой 8, девятый 9, десятый 10, одиннадцатый 11, двенадцатый 12 транзисторы п-типа, прямой установочный вход 13, инверсный установочный вход 14, первый 15 и второй 16 входы управления, первую шину 17 питания и вторую (общую) шину
18 питания, прямой и инверсный выходы триггера 19 и 20, первый 21 и второй
22 инверторы. При этом истоки первого 1 и второго 2 транзисторов соедин»иены с шиной 17 питания, стоки соединены, а затворы подключены, соответственно, к прямому установочному входу 13 и к первому входу 15 управления, истоки четвертого 4 и пятого
5 транзисторов подключены к шине 17 питания, стоки шестого 6 и четвертого 4 транзисторов соединены, седьмой 7 и восьмой 8 транзисторы включены последовательно, а их затворы подключены, соответственно, к прямому установочному входу 13 и первому входу 15 управления, исток восьмого транзистора 8 подключен к общей шине
18 и к истоку одиннадцатого транзистора 11, последовательно с которым включен десятый транзистор 10, затворы девятого 9 и четвертого 4 транзисторов подключены к выходу второго инвертора 22, вход первого инвертора
21 соединен с инверсным установочным входом 14, стоки первого 1 и второго
2 транзисторов соединены с истоком третьего транзистора 3, сток которогр соединен со стоком десятого транэистора 10 входом второго инвертора
22, инверсным выходом триггера 20, . выходом первого инвертора 2 1, а sa-твор — с затвором десятого транзистора 10 выходом второго инвертора 22 и прямым выходом триггера 19, сток пятого транзистора 5 соединен с истоком шестого транзистора 6, первый инвертор 21 включен между стоком шестого 6 и стоками седьмого 7 и девятог
9 транзисторов, исток девятого транзистора 9 соединен с общей шиной 18, затворы пятого 5 и одиннадцатого 11 транзисторов соединены с вторым входом 16 управления, затвор двенадцатого транзистора 12 соединен с прямым установочным входом 13 °
Триггер работает следующим образом.
При поступлении на первый 15 и второй 16 входы управления комбинации сигналов 01 триггер находится в состоянии хранения предыдущего состояния, вне зависимости от состояния прямого и инверсного установочных входов 13 (S) и 14 (R) .
При комбинации сигналов на первом 15 и втором 16 входах управления (входы парафаэны) состояние триггера .зависит от состояния прямого 13 и инверсного 14 установочных входов: при комбинации сигналов на соответствующих установочных входах 01 и 10 триггер сохраняет состояние; при комбинациях сигналов 00 и 11 триггер переходит соответственно в состояние
Q и+,=1 и в состояние Q в+, 0.
Следовательно, триггер функционирует в соответствии со следующим выражением:
Q „=I((R S+RS)Q„+RS)- TQ„, что соответствует работе Е-триггера.
Формула изобретения
Тактируемай Е-триггер, содержащий первый, второй, третий, четвертый, пятый, шестой МДП-транзисторы первого типа проводимости, седьмой, восьмой, девятый, десятый, одиннадцатый, лвенадцатый МДП-транзисторы второго типа проводимости, первый и второй инверторы, истоки первого и второго транзисторов соединены с первой шиной питания, стоки соединены, а затворы подключены соответственно к прямому установочному входу и к первому входу управления, истоки четвертого и пятого транзисторов подключены к первой шине питания, стоки шестого и четвертого транзисторов соединены, седьмой и восьмой транзисторы включены последовательно, а их затворы подключены соответственно к прямому установочному входу и первому входу управления, исток восьмого транзистора подключен к второй шине питания и к истоку одиннадцатого транСоставитель А.Цехановский
Техред А. Кравчук Корректор Н.Король
Редактор А.Шандор
Заказ 3893/56 Тираж 884 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Иосква, Ж-35, Раушская наб. ° д. 4/5
Производственно-издательский комбинат "Патент" ° г.ужгород, ул. Гагарина,101
5 1492454 6 зистора, последовательно с которым первого инвертора, а затвор — с завключен десятый транзистор, затворы твором десятого транзистора, выходом девятого н четвертого транзисторов второго инвертора и прямым выходом ,подключены к выходу второго инверто- триггера, сток пятого транзистора сора, вход первого инвертора соединен
5 единен с истоком шестого, первый инс инверсным установочным входом, вертор включен между стоком шестого отличающийся тем, что, транзистора и стоками седьмого и дес целью повышения надежности и быст- вятого транзисторов, исток девятого родействня, стоки первого и второго 1О транзистора соединен с второй Шиной транзисторов соединены с истоком питания, затворы пятого и одиннадцатотретьего транзистора, сток которого го транзисторов соединены с вторым соединен со стоком десятого транзис- входом управления, затвор двенадцатотора, входом второго инвертора, ин- го транзистора соединен с прямым усверсным выходом триггера, выходом 15 тановочным входом триггера.


