Преобразователь последовательного кода в параллельный

 

Изобретение относится к вычислительной технике и может быть использовано в системах передачи данных по цифровым каналам для преобразования последовательных кодов в параллельные. Изобретение позволяет путем введения многоскоростного приема информации расширить область применения преобразователя. Преобразователь последовательного кода в параллельный содержит регистр 1 сдвига , буферный регистр 2, блок 3 уп- . равления, блок 4 вьщеления паузы и блок 5 управления частотой, содержащий формирователь импульсов, счетчик импульсов, депифратор регистр, коммутатор , делитель частоты, элемент И и генератор импульсов. 2 з.п, ф-лы, 3 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (51) 4 Н 03 М 7/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (61) 1262732 (21) 4155416/24-24 (22) 02. 12 ° 86 (46) 07.03.89. Бюл. У 9 (72) А,Б.Скорняков (53) 681. 325 (088.8) (56) Авторское свидетельство СССР

9. 1262732, кл. Н 03 M 7/00, 1985. (54) ПРЕОБРАЗОВАТЕЛЬ ПОСЛЕДОВАТЕЛЬНОГО КОДА В ПАРАЛЛЕЛЬНЫЙ (57) Изобретение относится к вычислительной технике и может быть использовано в системах передачи данных по цифровым каналам для преобра, SU 3464292 А2 зования последовательных кодов в параллельные. ИзобретЕние позволяет путем введения многоскоростного прие« ма информации расширить область применения преобразователя. Преобразователь последовательного кода в параллельный содержит регистр 1 сдвига, буферный регистр 2, блок 3 управления, блок 4 выделения паузы и блок 5 управления частотой, содержащий формирователь импульсов, счетчик импульсов, дешифратор, регистр, коммутатор, делитель частоты, элемент

И и генератор импульсов. 2 з.п. ф-лы, 3 ил.

1464292!

Изобретение относится к вычислительной технике и может быть использовано в системах передачи данных по цифровым каналам для преобразОвания последовательных кодов в параллельные и является усовершенствованием преобразователя по авт. св.

9 1262732.

Целью изобретения является расши- 1р рение области применения преобразо, вателя. !

На фиг. 1 приведена функциональ-! ная блок-схема преобразователя на

Ф фиг. 2 — функциональная схема блока . управления частотой; на фиг. 3— временные диаграммы, характеризующие работу блока управления частотой.

Преобразователь последовательного кода в параллельный содержит ре- 20 гистр 1 сдвига, буферный регистр 2,, блок 3 управления, блок 4 выделения паузы и блок 5 управления частотой, а также вход 6 синхроимпульсов кода, информационный вход 7, выход 8 и до- 25 полнительный выход 9 преобразователя.

Блок 5 управления частотой содержит формирователь 10 импульсов, счетчик 11 импульсов, дешифратор 12, ре, гистр 13, коммутатор 14, делитель 15 частоты, элемент И 16 и генератор

17 импульсов.

На фиг. 3 соответствующими индексами обозначены : а - сигнал на входе блока 5; б — сигнал на выходе

3S ( элемента 16; в — сигнал на вькоде генератора 17; г — сигнал на первом выходе формирователя 10; д — сигнал на втором вькоде формирователя 10; е — сигнал на выходе дешифратора 12.

Преобразователь работает следую-. щим образом.

На фход блока 5 управления частотой поступают синхроимпульсы кода.

Элемент И 16 пропускает на счетный вход счетчика 11 импульсы генератора

17 в момент наличия сигнала синхроимпульса кода и не пропускает импульсы генератора 17 в момент отсутствия синхроимпульсов кода. Синхро50 импульсы кода поступают также на формирователь 10, на выходе которого формируется сигнал начальной установки счетчика 11 и сигнал записи информации в регистр 13. Счетчик 11

1 просчитывает число импульсов генера-; . тора 17, прошедших на его счетный вход за время действия синхроимпульса кода, и на его выходах формируется код числа п, пропорциональный числу импульсов, прошедших íà его счетный вход. Код числа п поступает на дешифратор 12, на котором осуществляется преобразование кода числа и в код числа ш по следующему принципу: число m соответствует попаданию кода в интервал между пороговыми значениями N, < n < N;, кода, пропорциональными нормированным скоростям передачи кода. При нормированных скоростях передачи кода существуют и нормированные длительности синхроимпульсов кода, а следовательно, и соответствующее этим длительностям, количество импульсов генератора 17, прошедших на счетный вход счетчика 11 N; yam Значение

N., выбирают как среднее между двумя значениями И,<„,„„, соответствующими двум соседним скоростям передачИ.

Таким образом, всему диапаэону изменения скоростей передачи кода поставлены в соответствие коды m каждый иэ которых соответствует своей скорости передачи кода, т.е. при передаче кода пятью скоростями соответственно существует и пять значений кода m.

По окончании. каждого цикла преобразования в регистр 13 записывается число с выхода дешифратора 12 и хранится там до конца следующего цикла.:

Код с выхода регистра 13 поступает на управляющие входы коммутатора 14.

Импульсы генеРатора 17 поступают на делитель 15 частоты, выполненный, например, в виде счетчика, на выходах которого формируется частоты, соответствующие скоростям передачи кода, и коммутатор 14 пропускает на выход блока 5 ту из частот, которая соответствует поступившей на вход блока

5 управления частотой, длительности сигнала синхроимпульса кода, т.е. преобразователь должен анализировать длительность импульса, сопоставлять с пороговыми значениями, запоминать это значение и выдавать на выход блока 5 управления частотой сигнал с частотой, близкой к частоте, определяющей скорость передачи информации по каналу. Сигналы формирователя 10 используются для установки счетчика

11 в начальное состояние по началу синхроимпульса кода и записи преоб1464292 разованного числа m в регистр 13 после окончания синхроимпульса кода.

Таким образом, на первый вход блока 4 выделения паузы с выхода блока

5 управления частотой поступают опорные синхроимпульсы с частотой, близкой к частоте синхроимпульсов кода, поступающих с входа 6 преобразователя. Если синхроимпульсы кода отсутствуют,что соответствует паузе приема последовательного кода, то формируется импульс паузы. Если синхроимпуль» сы кода есть, что соответствует 1.5 приему последовательного кода, то импульсы паузы не формируются. Импульсом паузы производится перезапись, разрядов информации из регистра 1. сдвига в буферный регистр 2.

Импульс начальной установки с выхода блока 3 управления поступает на вход начальной установки регистра

1 сдвига и производит его начальную 25 установку. По мере поступления последовательного кода и синхроимпульсов на сдвиговый регистр 1 осуществляется прием информации по входу 7. Ис- . пользование принятой информации с вы- з0 хода 8 осуществляется только по импульсу конца преобразования, формируемому на.входе 9 °

Преобразователь обеспечивает многоскоростной прием информации в многоканальных системах передачи информации последовательным кодом.

Формула изобретения

1. Преобразователь последовательного кода в параллельный по авт. св.

У 1262732, отличающийся тем, что, с целью расширения области применения преобразователя, в него введен блок управления частотой, выход которого соединен с первым входом блока выделения паузы, вход бло .ка управления частотой обьедииен с вторым входом блока выделения паузы.

2. Преобразователь.по и, 1,. о тл и ч а ю шийся тем, что блок управления частотой содержит формирователь импульсов, счетчик импульсов, дешифратор, регистр, -коммутатор, делитель частоты, элемент И и генератор импульсов, выход которого соединен с входом делителя частоты и с первым входом элемента И, выходы которых соединены соответственно с информационными входами коммутатора и

l со счетным входом счетчика импульсов, выходы которого соединены с входами дешифратора, выходы которого соединены с информационными входами регистра, первый и второй выходы формирователя импульсов соединены соответственно с входом установки счетчика импульсов и с входом записи регистра, выходы которого соединены с входами управления коммутатора, выход которого является выходом блока управления, второй вход элемента И объединен с входом формирователя импульсов и является входом блока управления.

1464292

С остави тель Б. Ходов

Техред Л.Олийнык Корректор И.Муска.

Редактор Н.Рогулич

Заказ 833/58 Тираж 879 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113О35, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101

Преобразователь последовательного кода в параллельный Преобразователь последовательного кода в параллельный Преобразователь последовательного кода в параллельный Преобразователь последовательного кода в параллельный 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в гибких АСУ и ЭВМ для преобразования минимальной формы числа в пакетную форму этого же числа

Изобретение относится к вычислительной технике и может быть использовано при построении преобразовате лей для согласования арифметическш устройств, работающих в позиционно-

Изобретение относится к вычислительной технике и может быть использовано в устройствах для преобразования двоично-десятичных чисел в двоичные

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике, может быть использовано при построении преобразователей , входящих в состав аппаратуры сопряжения с двухпроводными каналами связи и обеспечивает сопряжение преобразователя как с полудуплевским двухпроводным каналом связи, так и со световодной системой передачи информации , чем достигается расширение области использования преобразователя

Изобретение относится к aBTOMa-i тике и вычислительной технике, а именно к преобразователям форьы информации , и может быть использовано для преобразования аналоговых вели- : чин в последовательный код поля Галуа, а также в преобразователях

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в системах и устройствах, функционирующих в сие-; теме остаточных классов

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей

Изобретение относится к цифровой связи и может быть использовано в выделителях канальных цифровых сигналов для поеобразования структуры двоичной комбинации сжатием выделяемых символов

Изобретение относится к системам уплотнения и разуплотнения данных, в частности к способу и устройству параллельного кодирования и декодирования данных в системах уплотнения-разуплотнения

Изобретение относится к области сжатия изображения, в частности к сжатию палитризованных изображений с использованием статистического кодера, а также с использованием параллельного статистического кодера

Изобретение относится к автоматике и вычислительной технике, в частности, может быть использовано в системах обработки информации при реализации технических средств цифровых вычислительных машин и дискретной автоматики

Изобретение относится к автоматике и вычислительной технике, в частности может быть использовано в системах обработки информации при реализации технических средств цифровых, вычислительных машин и дискретной автоматики
Наверх