Синхронный счетчик
Изобретение относится к цифровой импульсной технике и дискретной автоматике и может быть использовано для счета и сдвига информации. Целью изобретения является расширение функциональных возможностей за счет обеспечения сдвига информации. Каждьш разряд счетчика содержит три RS-триггера 1, 2 и 3 на элементах И-НЕ. Входной сигнал поступает на синхровход 4, и устройство работает в режиме счета 1-ши сдвига в зависимости от сигналов на входах 7 и 8. 3 ил.
СОЮЗ COBETCHHX
- СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН
„„SU„„1437994 А1 (51) 4 Н 03 К 23/40
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИИ И ОТНРЫТИЙ
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
" . / (21) 4226б08/24-21 (22) 10.04.87 (46) 15.11.88. Вюл. N - 42 (7i) Всесоюзный научно-исследовательский институт радиовещательного приема и акустики им. А.С.Попова (72) Г.С.Брайловский и И.И.Лазер (53) 621.374.322(088.8) (56) Патент Болгарии Р 15102, кл . Н ОЗ К 27/00, 1969, йатент Великобритании N- 126418 1, кл. С 4 А, 1969.
Авторское свидетельство СССР
У 1257838, кл. Н 03 К 23/40, 1986. (54) СИНХРОННЫЙ СЧЕТЧИК (57) Изобретение относится к цифровой импульсной технике и дискретной автоматике и может быть использовано для счета н сдвига ипформации. Белью изобретения является расширение функциональных воэможностей эа счет обеспечения сдвига информации. Каждый разряд счетчика содержит три RS-триггера 1, 2 и 3 на элементах И-HL .
Входной сигнал поступает на синхровход 4, и устройство работает в режиме счета нли сдвига в зависимости от сигналов на входах 7 и 8. 3 ил.
143 7994
Изобретение относится к построенйю устройств цифровой вычислительной техники и дискретной автоматики на потенциальных логических элементах пре5 имущественно в виде микросхем.
Цель изобретения — расширение функциональных возможностей за счет обеспечения возможности сдвига информации„
На фиг. 1 изображены (k-1) и (k-1) -ый разряды синхронного счетчика; на фиг. 2 — один разряд счетчика, выполненный на логических элементах
И-НЕ ; на фиг, 3 — временная диаграмма работы счетчика. 15
Счетчик (фиг. 1) в каждом разряде содержит первый t второй 2 и третий
3 RS-триггеры и синхровход 4, который соединен с первыми К-входами первого
1 и второго 2 триггеров. Первый и второй выходы первого триггера 1 соединены попарно соответственно с
S-входами второго 2 и третьего 3 триго геров, первый выход второго. триггера
2 соединен с вторым R-входом первого триггера 1 следующего разряда, второй выход второго триггера 2 соединен с третьим К-входом первого 1 и с R-аходом третьего 3 триггеров, первый выход третьего триггера 3 соединен с первым
S-входом первого триггера 1. Дополнительно каждый разряд содержит первый
5 и второй 6 элементы И-НЕ. ° Входы перьвого элемента 5 соединены попарно соответственно с синхровходом 4, первым входом 7 счетчика, с первым выходом первого триггера 1, а также с первым выходом первого триггера 1 и выход<ьм первого элемента 5 предыдущего разряда, а выход первого элемента 5 соед1нен с дополнитьнь S-входом 40 второго 2 и R-входом первого 1 триггеров, входы второго элемента 6 соединены попарно соответственно с вторым входом 8 счетчика, первым выходом первого 1 и вторым выходом второго 2 триггеров, выход второго элемента 6 соединен с вторым S-входом первого триггера 1 следующего разряда, а дополнительный К-вход второго триггера соединен с вторым входом 8 счетчика.
На фиг. 2 представлен один разряд счетчика, выполненный на логических элементах И-НЕ. Разряд содержит три
RS-триггера 1, 2 и 3. Соединения триггеров между собой, с синхровходом55 дополнительными элементами 5, 6 и входами 7, 8 счетчика соответствуют связям, приведенным на фиг. 1. Первый триггер 1 построен ."а логических элементах И-НЕ 9 и 10, второй триггер 2 на элементах И-НЕ 11 и 12, а третий триггер 3 — на элементах И-НЕ 13 и 14
Функционирование счетчика (фиг.1), построенного на логических элементах
И-НЕ, поясняется временной диаграммой (фиг. 3), на которой вторые выходы триггеров обозначены как 1 и 2. В скобках приведены номера логических элементов И-НЕ в соответствии с фиг. 2. В режиме счета на входы 8 и 7 счетчика должны быть поданы сигналы логических 1 и О соответственно, при этом во всех разрядах сигнал на первом выходе триггера 2(12) переключается синхронно с сигналом на выходе элемента 6. На временной диаграмме показаны три счетных импульса по входу 4, в те моменты времени, когда младшие (k-1) разряды по первым выходам триггера 3 находятся в состоянии логической 1. Переключения на первом выходе второго триггера 2 (элемента
12) и элемента 6 происходят после среза импульса на входе 4, что обеспечивает функциональную устойчивость в режиме счета. В паузе после третьего импульса по входу 4 происходит смена значений сигналов на входах 7 и 8 для работы счетчика в режиме сдвига информации, при этом во всех разрядах счетчика на втором выходе второго триггера 2 (элемент 11) и на выходе элемента 6 постоянно поддерживаются сигналы логической. 1. Здесь на диаграмме показан .случай, когда в исходном состоянии k-разряд находится в состоянии логической 1, (k+1)-й логического О, а (k — 1)-й разряд постоянно находится в состоянии логического 0. По первому сдвиговому импульсу на синхровходе 4 переключаются в логический О элемент 5 k-ro разряда и игнап на втором выходе первого триггера 1 (элемент 10) (1+1)-го разряда, осуществляя соответственно установку триггеров 3 k-го разряда в логический
0 и (k-1)-ro — в логическую 1. По следующему сдвиговому импульсу переключаются последовательно в логический 0 элемент 5 и триггер 3 (k+1)-ro разряда, Функциональная устойчивость в режиме сдвига обеспечивается следующим переключением сигнала на первом выходе второго триггера 2 (элемента
12) строго после среза импульса на з
14 входе 4, блокировкой возможного
"ложного" переключения элемента 5 каждого разряда сигналом с выхода элемента 5 предыдущего разряда.
Таким образом, предлагаемый синхронный счетчик обеспечивает функционально устойчивую работу в режимах счета и последовательного ввода-вывода (сдвига) информации. формула изобретения
Синхронный счетчик, содержащий в каждом разряде первый, второй и третий RS — триггеры и синхровход, который соединен с первыми R-входами первого и второго RS-триггеров, а первый и второй выходы первого RS-триггера соединены попарно соответственно с S-входами второго и третьего
RS-триггеров, первый выход второго
RS-триггера соединен с вторым R-входом первого RS-триггера следующего разряда, второй выход второго RSтриггера соединен с третьим R-входом первого и с R-входом третьего RSтриггеров, первый выход третьего
37994
RS-триггера соединен с первым Ь вЂ” входом первого RS-триггера, о т л и— ч а ю шийся тем, что с целью расширения функциональных возможнос5 тей за счет обеспечения воэможности сдвига информации, каждый разряд содержит первый и второй элементы И вЂ” НЕ, входы первого элемента И-HE соединены попарно соответственно с синхровходом, первым входом счетчика, первым выходом второго RS-триггера этого разряда, а также с первым выходом первого RS-триггера и выходом первого элемента И-НЕ предыдущего разряда, а выход первого элемента И-HE соединен с дополнительными S-входом второго и R — входом первого RS-триггеров, входы второго элемента И вЂ” НЕ соедине— ны попарно соответственно с вторым входом счетчика, первым выходом первого и вторым выходом второго RSтриггеров, выход второго элемента
И-НЕ соединен с вторым S-входом пер25 вого RS-триггера следующего разряда, а дополнительный R — вход второго
RS — триггера соединен с вторым входом счетчика.
И- ра р /
Я r)-ротаряl! 43?994
Ф 7 ф
+ (гИ
7(«Z Ъ„»
Г
Zj «г ь Я б
x) )
«(о
7 77
7(f2 в
z/«
5 д
Составитель О.Скворцов
Редактор 10.Середа Техред Л.Олийнык КорректорО.Кравцова
Заказ 5968/55
Тираж 929 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035. Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная,



