Устройство для контроля логических узлов
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТ ИЧЕСНИХ
РЕСПУБЛИН (дР 4 G 06 F 11/26
1
1 ).3
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
flO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4176732/24-24 (22) 05.01.87 (46) 23.08.88. Бюл. Ф 3 1 (72) В.P.Áîëî÷åâ, А.Л.Голосов, В.А.Логинов, И.В.Музалевский и Э.П.Розенштейн (53) 681.3(088.8) (56) Авторское свидетельство СССР
1I 949659, кл. G 06 F 11/00, 1979.
Авторское свидетельство СССР
В 1166121, кл. G 06 F 11/26, 1984. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ УЗЛОВ (57) Изобретение относится к автоматике и вычислительной технике и м.б. использовано для контроля комбинированных узлов. Цель изобретения — расширение функциональных возможностей за счет обеспечения контроля узлов, имеющих в своем составе цифровые и аналоговые блоки. Сигнал от генератора импульсов 1 подается на счетный вход счетчика 2, стробирует данные в регистре 4 и через коммутатор 11 поступает в сигнатурный анализатор . 10, „„SU» 1418693 А1
Сигнал с выхода первого разряда счетчика 2 поступает на информационный вход регистра сдвига 14, через коммутатор 11 на синхровход анализатора
10 и на адресные входы блока памяти
3, где хранятся программы проверки контролируемого узла 5. Данные с выхода блока 3 записываются в регистр
4, откуда они поступают на цифровые входы контролируемого узла 5 и через группу цифроаналоговых преобразователей 6 на аналоговые входы контролируемого узла 5. Цифровые сигналы с выходов контролируемого узла 5 поступают на выходной коммутатор 9, на другой вход которого поступают преобразованные аналоговые сигналы с выхо- g дов контролируемого узла 5 через аналоговый коммутатор 7 и аналого-цифровой преобразователь 8. Сигнал с выхода выходного коммутатора 9 поступает на сигнатурный анализатор 10, реэуль- а татыкоторого отображаются на индикаторе.Счетчик !3 и регистр сдвига14служат > . для управления работой устройства.2 ил. р
leal
1418693
Изобретение относится к измерительной технике и может быть использрвано для контроля и диагностики щ фровых, аналоговых и комбинированных узлов широкого применения.
Цель изобретения; — расширение функциональных возможностей за счет обеспечения контроля узлов, имеющих в ; своем составе цифровые и аналоговые 1ð блоки.
На фиг.1 представлена схема устройства для контроля; на фиг.2 — схе( ма коммутатора.
Устройство (фиг. 1) содержит генератор 1 тактовых импульсов, счетчик
2 адреса, блок 3 памяти тестов, регистр 4, контролируемый узел 5, группу цифроаналоговых преобразователей 6, аналоговый коммутатор 7, аналогоцифровой преобразователь 8, выходной ! коммутатор 9, сигнатурный анализатор
j10 коммутатор 11, блок 12 индикации, счетчик 13 и регистр 14 сдвига.
Выходной коммутатор (фиг.2) содер25 жит группу коммутаторов 15, дешифратор 16 и элемент И-НЕ 17.
Устройство работает следующим образом.
Сигнал от генератора 1 подается на счетный вход счетчика 2, стробирует данные в регистре 4 и через коммутатор 11 поступает на синхровход анализатора 10. Сигнал первого разрядного выхода счетчика 2 поступает 35 на синхровход регистра 14 и через коммутатор 11 на синхровход анализатора 10, а также на адресные входы блока 3, где хранятся программы проверки контролируемого узла 5. Данные 40 с выхода блока. 3 записываются в регистр 4, тесты, соответствующие цифровым входам, поступают на цифровые входы контролируемого узла 5, а через группу цифроаналоговых преобразо- 45 вателей 6 поступают коды, соответствующие аналоговым входам контролируемого узла 5. Цифровые сигналы с выходов контролируемого узла 5 поступают на выходной коммутатор 9, аналоговые сигналы через коммутатор 7 и аналого-цифровой преобразователь 8 поступают на выходной коммутатор 9 и далее на вход анализатора 10.
Таким образом, через коммутатор 11 5у поступают две частоты: одна — с генератора, соответствующая работе цифровых блоков узла 5, а другая — со счетчика 2, которая определяет время срабатывания аналоговых блоков узла 5.
После прохождения импульсбв генератора 1 счетчик 2 вырабатывает сигнал заема, который поступает на счетчик 13. Последний обнуляется и начинает формировать адрес для блока памяти тестов опять с нулевого адреса.
Благодаря применению адресов на коммутаторе 9, которые формирует счетчик 13, поочередно анализируются все выходные каналы контролируемого узла по одним и тем же тестам.
После того, как будут опрошены все выходные каналы, единичный сигнал с выхода старшего разряда счетчика 13 проходит на младший разрядный выход регистра 14 сдвига и останавливает (сбрасывает) анализатор 10, по следующему тактовому импульсу происходит сброс счетчиков 2 и 13, что означает конец контроля.
Формула изобретения
Устройство для контроля логических узлов, содержащее генератор тактовых импульсов, счетчик адреса, блок памяти тестов, амплитудный сигнализатор, регистр сдвига, регистр, счетчик, выходной коммутатор, блок индикации и коммутатор, причем выход генератора тактовых импульсов соединен со счетным входом счетчика адреса, группа разрядных выходов которого соединена с группой адресных входов блока памяти тестов, первая группа информационных входов выходного коммутатора является группой входов устройства для подключения к первой группе выходов контролируемого логического узла, выход выходного коммутатора соединен с информационным входом сигнатурного анализатора, группа разрядных выходов счетчика соединена с группой управляющих входов выходного коммутатора, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей за счет обеспечения контроля узлов, имеющих в своем составе цифровые и аналоговые блоки, устройство содержит группу цифроаналоговых преобразователей, аналого-цифровой преобразователь и аналоговый коммутатор, причем выход генератора тактоBbIx импульсов соединен с синхровходом регистра и с первым информационным
14186 входом коммутатора, второй информационный вход которого соединен с К-м выходом счетчика адреса (где К = 1, ° ... п,-п — число тактов контроля в одном цикле), выход заема которого соединен со счетным входом счетчика, группа разрядных выходов которого соединена с группами управляющих входов аналогового коммутатора и коммутатора, выход которого соединен с синхровходом сигнатурного анализатора, выходы которого соединены с входами блока индикации, вход сброса сигнатурного анализатора соединен с первым разрядным выходом регистра сдвига, второй разрядный выход которого соединен с входами сброса счетчика адреса и счетчика, р-й выход которого (где р — число тестовых циклов) соединен с информационным входом регистра сдвига, синхровход которого соединен с первым разрядным выходом счетчика адреса, группа выходов поля
93
4 тестов цифровых воздействий регистра является группой выходов устройства для подключения к первой группе входов контролируемого логического узла, группа выходов поля тестов аналогового воздействия регистра соединена с группой входов цифроаналоговых преобразователей группы, группа выходов которых является группой выходов устройства для подключения к второй группе входов контролируемого логи:ческого узла, группа информационных входов аналогового коммутатора является группой входов устройства для подкл1очения к второй группе выходов контролируемого логического узла, группа выходов аналогового коммутатора через аналого-цифровой преобразователь соединена с второй группой информационных входов выходного коммутатора, выходы блока памяти тестов соединены с информационными входами регистра.


