Аналого-цифровой преобразователь
Изобретение относится к вычислительной технике и может быть использовано в качестве входных устройств вычислительных комплексов. Изобретение позволяет повысить быстродействие. Это достигается тем, что в аналого-цифровой преобразователь, содержащий аналого-цифровой преобразователь 1 поразрядного кодирования, введены ключ 2, сумматоры 3,4, блоки 5,6 сравнения , инвертор 7, элемент Ш1И-НЕ 8. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
„„SU„„1399889 А1 др g Н 03 М 1/46
ОПИСАНИЕ ИЗОБРЕТЕНИЯ /й,.
К А BTOPCKOMV СВИДЕТЕЛЬСТВУ
Рыжа/
Ягод
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblT (21) 4098902/24-24 (22) 11.05.86 (46) 30.05.88. Бюл, Ф 20 (72) А.В. Чередов и Е,Н. Февралев (53) 681,325(088.8) (56) Кончаловский В.P. Электрические измерительные преобразователи. М.:
Энергия, 1967, с. 370-371.
Гитис Э.И. Аналого-цифровые преобразователи. М,: Энергоиэдат, 198 1, с. 233-236. (54) АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ (57) Изобретение относится к вычислительной технике и может быть использовано в качестве входных устройств вычислительных комплексов. Изобретение позволяет повысить быстродействие. Это достигается тем, что в аналого-цифровой преобразователь, содержащий аналого-цифровой преобразователь 1 поразрядного кодирования, введены ключ
2, сумматоры 3,4, блоки 5,6 сравнения, инвертор 7, элемент ИЛИ-НЕ 8.
1 ил, 1399889
Условием конца преобразования является
t Uõ> Пн
U (Ub (3) Оно определяется инвертором 7 и элементом 8.
В случае выполнения условия (3) на выходах блока 5 и 6 формируются коды нуля и единицы соответственно, что приводит к выработке сигнала "Конец преобразования" на выходе элемента 8.
Формула и з обретения ключа.
Составитель А. Титов
Техред М.Дидык Корректор И. Муска
Редактор Е, Копча
Заказ 2677/56 Тираж 928 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4
Изобретение относится к вычислительной технике и может быть использовано в качестве входных устройств вычислительных комплексов.
Целью изобретения является повышение быстродействия.
На чертеже приведена функциональная схема преобразователя.
Преобразователь содержит аналогоцифровой преобразователь (АЦП) 1 поразрядного кодирования, ключ 2, сумматоры 3 и 4, блоки 5 и 6 сравнения, инвертор 7, элемент ИЛИ-НЕ 8.
Преобразователь работает следующим 15 образом.
Входной сигнал поступает на вход
АЦП 1 и на первый вход блока 5. С (п-1)-х выходов АЦП 1 на сумматор 3 поступают эталонные напряжения 20
Uo Uo По а с и-го выхода
2 ° 4 2n 1
АЦП 1 — на ключ 2, на сумматор 4 поПо ступает эталон — . Коммутация эта2п 25
1)о лонного напряжения — производится
2 ключом 2,для которого управляющим сигналом служит значение напряжения,поступающее с (и+1)-го выхода АЦП 1, С выхода ключа 2 скоммутированное напря30
Uo жение — поступает на и-й вход сум2 матора 3.
На выходе сумматора 3 формируется напряжение нижней границы UH которое 35 определяется по формуле и
1а% где,. — значение i-го разряда кода. 40
На выходе сумматора 4 формируется напряжение верхней границы U, которое определяется по формуле
h ь -,— 1 2 и
Uo
45 г
Значения U ц и U < сравниваются с
U блоками 5 и 6.
Аналого-цифровой преобразователь, содержащий аналого-цифровой преобразователь поразрядного кодирования, вход которого является входной шиной, а n+1 выходов — выходными шинами, где п — число разрядов преобразования, отличающийся тем, что, с целью повышения быстродействия, введены ключ, два сумматора, два блока сравнения, инвертор, элемент
ИЛИ-НЕ, выход которого является шиной
"Конец преобразования", первый вход через инвертор соединен с выходом первого блока сравнения, второй вход соединен с выходом второго блока сравнения, первый вход которого соединен с выходом первого сумматора, второй вход объединен с первым входом первого блока сравнения и является входной шиной, второй вход первого блока сравнения объединен с первым входом первого сумматора и соединен с выходом второго сумматора, второй вход первого сумматора объединен с первым входом ключа и является и-й входной шиной, (и+1)-й выходной шиной является второй вход ключа, (п-1)-е выходные шины являются соответственно (n-1)-ми входами второго сумматора, и-й вход которого соединен с выходом

