Синхронный делитель частоты
Изобретение относится к импульсной технике и может быть использовано , например, при построении синхронизаторов, цифровых синхронизаторов, цифровых синтезаторов частоты и -. электромузыкальных инструментов. Целью изобретения является увеличение коэффициента деления при сохранении быстродействия. Синхронный делитель частоты содержит 1К-триггеры 1-6, элементы И 7-16, входную шину 17 и шину 18 сброса. Работа синхронного делителя определяется логическими уравнениями для всех I- и К-входов 1К-триггеров и поясняется времен ными диаграммами приведенными в описании изобретения. 2 ил.
ССМОЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (ц 4 Н 03 К 23/40
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4094098/24-21 (22) 18.07.86 (46) 15.05.88. Бюл. Р 18 (75) В.И.Мяснов (53) 621.374 (088.8) (56) Букреев И.Н. и др. Микроэлементные схемы цифровых устройств. M.:
Сов.радио, 1975, с.195, табл ° 5-4.
Авторское свидетельство СССР
N - 1226660, кл. Н 03 К 23/40, 1984.
Авторское свидетельство СССР
М 1267613, кл. H 03 К 23/00, 1985. (54) СИНХРОННЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ (57) Изобретение относится к импульсной технике и может быть использова„„SU 1396273 А 1 но, например, при построении синхро низаторов, цифровых синхронизаторов, цифровых синтезаторов частоты и электромузыкальных инструментов.
Целью изобретения является увеличение коэффициента деления при сохранении быстродействия. Синхронный делитель частоты содержит IK-триггеры
1-6, элементы И 7-16, входную шину
17 и шину 18 сброса. Работа синхронного делителя определяется логическими уравнениями для всех I- и К-входов IK-триггеров и поясняется временными диаграммами приведенными в описании изобретения. 2 ил.
1396273
Изобретение относится к импульсной технике и может быть использова:;но, например, при построении хрониза торов, цифровых синтезаторов, цифро". вых синтезаторов частоты, электро— музыкальных инструментов.
Цель изобретения — увеличение коэффициента деления при сохранении быстродействия. 10
На фиг . 1 и рив едена элек трич е с к а я функциональная схема синхронного де, лителя частоты, на фиг.2 — времен-! ные диаграммы, поясняющие его работу.
Синхронный делитель частоты содер-15
:жит первый 1, второй 2, третий 3, четвертый 4, пятый 5 и шестой 6 ! IK-триггеры, первый 7, второй 8, тре тий 9, четвертый 10, пятый 11, шестой 12, седьмой 13, восьмой 14, девя- 20 тый 15 и десятый 16 элементы И, входную шину 17 и шину 18 сброса, котоые соединены соответственно с С- и
-входами всех IK-триггеров 1 — 6. !
Выходы первого 7 и второго 8 элемен—
12 ов И соединены соответственно с
1- и К-входом четвертого IK-тригге— ра 4. Выходы третьего 9 и четвертого 10 элементов И соединены соотВетственно с К-.и I-входами пятого 30
ХК-триггера 5. Выход пятого элемента, И 11 соединен с I- и К-входами шестоf o IK- триг гера 6, инв ерс ный выход ко торого соединен с первым входом четвертого элемента И 1 О. Выход шестого элемента И 12 соединен с К вЂ входом первого ХК-триггера 1, I-вход которого соединен с прямым выходом второго IK-триггера 2. Выходы седьмого
13 и восьмого 14 элементов И соеди- <0 йены соответственно с I- и К-входами второго IK-триггера 2. Выходы девятого 15 и десятого 16 элементов
И соединены соответственно с I- u
K-входами третьего IK-триггера 3.
Прямой выход первого IK-триггера 1 соединен с первыми входами третьего
9., девятого 15 и десятого 16 элементов И и с вторыми входами пятого
11 и восьмого 14 элементов И. Инверс- 50 иый выход первого IK-триггера 1 соединен с первыми входами второго 8 и седьмого 13 элементов И. Инверсный выход второго IK-триггера 2 соединен с вторыми входами шестого 12 и и десятого 16 элементов И. Прямой выход третьего IK-триггера 3 соединен с вторым входом второго 8 и с первым входом восьмого 14 элементов
Q,Q = О;
Q 1Q3
Q2Q3
К =
1 11 2
Q1Q:Л4
0;
И. Инверсный выход третьего IK-триггера 3 соединен с первыми входами первого 7, пятого 1! и шестого 12 элементов И и с вторыми входами третьего 9 и четвертого 10 элементов И.
Прямой выход четвертого IK-триггера
4 соединен с вторыми входами седьмо"о 13 и девятого 15 элементов И.
Инверсный выход четвертого IK-триггера 4 соединен с третьими входами третьего 9 и четвертого 10 элементов
И и с четвертым входом пятого элемента И 11. Прямой и инверсный выходы пятого IK-триггера соединены соответственно с вторым входом первого 7 и с третьим входом пятого II элементов
И.
При указанном соединении элементов синхронного делителя частоты логические уравнения для I- и I<-входов всех его IK-триггеров 1 — 6 следуюQ21 = Q(Q4> I3 Я Д41
ХФ 0395 т5 0304Я6 6 Q1QË4Ъ1
К1 Qgg 39 Kz Q)Q@3 К3 Я1Я2
QaQ >i Q Q >Q4> С Q >Q A4Qy
На фиг.2 обозначены вход — входной сигнал на шине 17, i — порядковый номер состояния (такта) устройства, т. е. порядковый номер входного импульса; Q — сигнал на прямом выходе 1-го IK-триггера, где j =- 1,2,..., 5 (номер IK-триггера).
Работа синхронного делителя частоты определяется логическими уравнениями для I- и К-входов всех его
IK-триггеров и проходит в следующем порядке.
По сигналу "Сброс", поступающему в виде импульса по шине 17, все
IK-триггеры 1 — 6 устанавливаются в исходное (нулевое) состояние, после чего состояние выходов (фиг.2,при
О) Равны Q,= 0; (;= 0; Q = 0;
Q4= О; Q = О, Qg= О.
На основании логических уравнений для I- и К-входов всех IK-триггеров состояния I- и К-входов сле— дующие:
1396273
20
5 01 Х = Ов
,= Q,,Ë,QË„ I,= 0;
К - 0 QQ„Q K - О.
Поскольку IK-триггер по входному, (тактовому ) импульсу при I=O и К=О . не изменяет своего состояния,при I-=1 и К=1 переключается в противополож.! ное состояние, при I = 1 и К = 0 переключается в состояние "1", а при I = 0 и К = 1 — в состояние "О", то по первому тактовому импульсу, поступившему по шине 17 после окончания действия сигнал "Сброс" на шине 18, только пятый IK-триггер 5 переключается в состояние "!", а остальные IK-триггеры 1 — 4 и 6 остаются в состоянии "0" (фиг.2, при — 1). При этом состояния выходов становятся равны — О; Q = О, Q = О; Q = О; — 1; Qa= О.
Изменяются и состояния входов
?„— О; I = О; Хз= О; ? = 1; т5= т = о
К = 1 К вЂ” О К 0, К 0
1 2
К=О", К=О.
В результате по второму входному импульсу на шине 17 устройство переходит в свое второе состояние, которое характеризуется следующими значениями выходов и входов IK-триггеров 1 — б (фиг.2, при i = 2).
0; Q2=0; Q = 0; Q= 1;
1; Q,==О;
I=.0 I=1 I=0 I=1 г з + °
К = 1 К = О К = О К = 0 К = 0
1 1 3 9 t} 9 5
К=О.
Рассматривая и далее таким же образом работу синхронного делителя частоты, получим все значения сос-тояний выходов и входов его при всех
1»
После двадцать четвертого входного импульса IK-триггер 6 устанавливается в состояние "1", а по окончании сорок шестого — возвращается в нулевое состояние. При этом и остальные IK-триггеры 1 — 5 устанавливают-, ся в исходное (нулевое ) состояние.
На этом заканчивается цикл работы синхронного делителя частоты. Далее циклы повторяются через каждые сорок семь входных импульсов.
Формула из обретения
Синхронный делитель частоты, содержащий первый, второй, третий, четвертый и пятый IK-триггеры, С- и
R-входы которых соединены соответственно с входной шиной и шиной сброса, первый и второй элементы И, выходы которых соединены соответственно с
I и К-входами четвертого IK-триггера, третий элемент И, выход которого соединен с К-входом пятого IK-триггера, первый вход с прямым выходом первого IK-триггера, I-вход которого соединен с прямым выходом второго IKтриггера, отличающийся тем, что, с целью обеспечения возможности увеличения коэффициента деления, в него введены с четвертого по десятый элементы И и шестой IK-триггер, инверсный выход которого соединен с первым входом четвертого элемента И, выход которого соединен с
I-входом пятого IK-триггера, второй вход — с вторым входом третьего элемента И, с первым входом первого эле мента И, с первым входом пятого элемента И, с инверсным выходом третьего Хк-триггера и с первым входом шестого элемента И, выход которого соединен с первым входом седьмого элемента И, выход которого подключен к I-входу второго IK-триггера, и с первым входом второго элемента И, второй вход которого соединен с пряMbm выходом третьего IK-триггера и с первым входом восьмого элемента И, выход которого соединен с К-входом второго IK-триггера, второй вход— с прямым выходом первого IK-триггера, с первыми входами девятого и десятого элементов И, с вторым входом пятого элемента И, выход которого соединен с I и К-входами шестого
IK-триггера, третий вход — с инверсным выходом пятого IK-триггера, пря" мой выход которого соединен с вторым входом первого элемента И, чет вертый вход — с третьими входами третьего и четвертого элементов И и с инверсным выходом четвертого
IK-триггера, прямой выход которого соединен с вторым входом седьмого
1396273
Составитель А „Соколов
)Э .едактор Е.Копча Техред Л.Сердк кова Корректор Л.Пилипенко
Заказ 2504/57 Тираж 928 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб,, д. 4/5
Производственно-полиграфическое предприятие, г..ужгород, ул. Проектная, 4 элемента И и с вторым входом девятого элемента И, выход которого соединен с I-входом третьего IK-триггера, К-вход которого соединен с выходом десятого элемента И, второй вход которого соединен с вторым входом шестого элемента И и с инверсным выхо5 дом второго IK-триггера.



