Устройство для определения достоверности цифровой информации
Изобретение относится к цифровым системам передачи информации и может быть использовано для обнаружения ошибок цифровой информации, битоад/ ./ вый состав кадровой синхронизации которой априорно известен. Цель изобретения - повышение быстродействия устройства за счет оперативного обнаружения ошибок. Устройство содержит обнаружитель 1 кадровой синхронизации , регистры 2, 3 сдвига, формирователи 4-6 импульсов, триггеры 7,8, элементы ИЛИ 9, 10, элемент ИЛИ II, элемент 12 неравнозначности, элемент И 13, элемент И-НЕ 14, элемент НЕ 15. Работа устройства основана на сравнеии элементом 12 сигнала кадровой синхронизации и его копии, поступающей с выходов регистров сдвига. Элемент 12 фиксирует ошибки синхронизации , которые через элемент НЕ 15 поступают на выход устройства. 2 ил. W ,5К (Л OuiuSiui
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК
I19I SU(I)) А1 (51) 4
ОПИСАНИЕ ИЗОБРЕТ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
IlO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 409)085/24-24 (22) 14.07.86 (46) 23.01.88. Бюл. 11(3 (71) Институт космических исследований АН СССР (72) В.В. Лаврусевич, В.В. Александров, А.В. Сакирко и А.Е. Кузнецов (53) 621.398(088.8) (56) IEEE. Trans on сош. 1976, Jan, vol. 24, р. l .
Авторское свидетельство СССР
У 1322355, кл. G 08 С 25/00, 1985. (54) УСТРОЙСТВО 3JISI ОПРЕДЕЛЕНИЯ ДОСТОВЕРНОСТИ ЦИФРОВОЙ ИНФОРМАЦИИ (57) Иэобретение относится к цифровым системам передачи информации и может быть использовано для обнаружения ошибок цифровой информации, битовый состав кадровой синхронизации которой априорно известен. Цель изобретения — повьппение быстродействия устройства за счет оперативного обнаружения ошибок. Устройства содержит обнаружитель 1 кадровой синхронизации, регистры 2, 3 сдвига, формирователи 4-6 импульсов, триггеры 7,8, элементы ИЛИ 9, 10, элемент ИЛИ элемент 12 неравнозначности, элемент
И 13, элемент И-НЕ 14, элемент НЕ 15.
Работа устройства основана на сравнеии элементом 12 сигнала кадровой синхронизации и его копии, поступающей с выходов регистров сдвига. Элемент 12 фиксирует ошибки синхрониза- с ции, которые через элемент НЕ 15 поф ступают на выход устройства. 2 ил.
13689
Изобретение относится к цифровым системам передачи информации и может быть использовано для обнаружения ошибок цифровой информации, битовый состав кадровой синхронизации которой априорно известен.
Цель изобретения — повышение быстродействия устройства за счет оперативного обнаружения ошибок. 10
На фиг. l приведена функциональная схема устройства; на фиг. 2 временная диаграмма работы устройства.
Устройство фиг. 1) содержит об- 1Г наружитель 1 кадровой синхронизации, первый 2 и второй 3 регистры сдвига, первый 4, второй 5 и третий 6 формирователи импульсов, первый 7 и второй 8 триггеры, первую 9 и вторую LO 20 группы элементов ИЛИ, элемент ИЛИ 11, элемент 12 неравнозначности, элемент
И 13, элемент И-НЕ 14 и элемент НЕ 15.
Устройство работает следующим образом.
Регенерированный последовательный цифровой поток (сигнал А на фиг.2), содержащии данные и кадровую синхронизацию, поступает на обнаружитель 1 кадровой синхронизации, на 30 первый вход этого обнаружителя поступают сигналы битовой синхронизации (сигнал Б на фиг. 2). Под воздействием шумов канала имеют место ошибки (ложные "вставки и ложные выпадения битов) в цифровом потоке как в составе данных, так и в составе кадровой синхронизации (на фиг. 2 показаны ошибки в составе кадровой синхронизации).
Сигнал Г появляется на выходе обнаружителя кадровой синхронизации (допускающего, например, до двух ошибочных битов в кадровой синхронизации вида 100110101111000) в интерва- 45 ле времени, соответствующем последнему биту в кадровой синхронизации.
Сигнал Г поступают на вход сдвиг вправо" последовательного 8-разрядного регистра 2 сдвига, выход последне- 50 го разряда которого соединен с входом DR второго регистра 3. На вход С обоих регистров сдвига (RC) 2 и 3 поступает сигнал битового ритма. Соответствующие выходы обоих RC ñîåäèíåны с входами четырех 2-входовых элементов ИЛИ 9, четыре выхода которых соединены с входами двух 2-входовых элементов ИЛИ 10, два выхода которых
05 2 соединены с входами "-входового элемента ИЛИ 11, на выходе которой образуется копия кадровой синхронизации (сигнал Ж на фиг. 2).
Задержанный на 15 битов выходной последовательный поток с обнаружителя 1 кадровой синхронизации (сигнал
В на фиг. 2) поступает на Р-триггер
7, на выходе которого осуществляется фазирование кадровой синхронизации потока и копии кадровой синхронизации с точностью до бита (сигнал Е на фиг. 2). На выходе элемента 12 неравнозначности появляются сигналы обнаруженных ошибок в кадровой синхронизации потока (сигнал Л на фиг.2).
Р, -триггер 8 формирует сигнал стробирования, длительность которого равняется длительности кадровой синхронизации (по входу Б этот триггер запускается с помощью формирователя
6, работающего по возрастающему фронту сигнала с выхода Я 0 регистра 2; по входу S этот триггер запускается формирователь 4, работающему по ниспадающему фронту сигнала с выхода
0 6 регистра 3). Выходной сигнал с триггера 8 поступает на один иэ входов 2-входового элемента И 13 и 3входового элемента И-НЕ 14, на входы этих элементов поступают выходные сигналы (M на фиг. 2) формирователя
5, который срабатывает от ниспадающих фронтов битового ритма. На первый вход элемента 14 поступают обнаруженные ошибочные биты в кадровой синхронизации.
Выходные сигналы элемента 13 (сигналы Н на фиг. 2) являются синхро- сигналами, которые поступают на счетчик показателя степени, а выходные сигналы элемента 14 через элемент НЕ 15 (сигналы II на фиг. 2) на счетчик количества ошибок. После подсчета выбранного показателя степе5 ни, например 10 отсчетов, выходной сигнал счетчика показателя степени осуществляет запись содержимого счет— чика количества ошибок в память и далее сбрасывает в нуль содержимое счетчика количества ошибок; таким образом, обеспечивается измерение достоверности цифрового потока, принимаемого в реальном времени.
Предлагаемое устройство позволяет обеспечить измерение достоверности в режиме приема реальных цифровых потоков, содержащих научные данные, !
368905 в то время как в известном устройстве это реализуется с использованием специальных цифровых тестовых сигналов. формулаиэобретения
Устройство для определения достоверности цифровой информации, содержащее первый регистр сдвига, первый выход которого соединен с первым входом второго регистра, первый формирователь импульсов, второй формирователь импульсов, выход которого соединен с первым входом элемента И, выход которого является первым выходом устройства, элемент неравнозначности, элемент НЕ, обнаружитель кадровой синхронизации, первый и второй входы которого являются соответственно первым и вторым входами устройства, первый вход первого и второй вход второго регистров сдвига являются первым входом устройства, о т л ич а ю щ е е с я тем, что, с целью повьппения быстродействия устройства, в него введены триггеры, третий формирователь импульсов, элемент И-НЕ, элемент ИЛИ, первыая и вторая группы элементов ИЛИ, первый выход второго регистра сдвига соединен с первым входом первого формирователя импульсов, первый и второй выходы обнаружителя кадровой синхронизации соединены соответственно с вторым входом первого регистра сдвига и первым вхо5
35 дом первого триггера, выход которого соединен с первым входом элемента неравнозначности, выход которого соединен с первым входом элемента И-НЕ, второй вход которого подключен к выходу второго формирователя импульсов, выход элемента И-НЕ подключен к входу элемента НЕ, выход которого является вторым выходом устройства, второй и третий, четвертый и пятый выходы первого регистра сдвига, второй и третий, четвертый и пятый выходы второго регистра сдвига соединены соответственно с первыми и вторыми входами соответствующих элементов ИЛИ первой группы, первый и второй, третий и четвертый выходы которых соединены соответственно с первыми и вторыми входами соответствующих элементов ИЛИ второй группы, первый и второй выходы которых соединены соответственно с первым и вторым входами элемента ИЛИ, выход которого соединен с вторым входом элемента неравнозначности, второй выход первого регистра сдвига подключен к входу третьего формирователя импульсов, выход которого соединен с первым входом второго триггера, второй вход которого подключен к выходу первого формирователя импульсов, выход второго триггера соединен с вторым входом элемента И, объединенные второй вход первого триггера и вход второго формирователя импульсов является первым входом устройства.



