Устройство для обнаружения слова в битовой последовательности
Изобретение относится к пробле-г ме кадровой синхронизации телеметрических сообщений и может найти применение в системах многостанционного доступа при идентификации адресных полей в сообщ€ ниях различных пользователей . Целью изобретения является повьшение надежности устройства. Последовательный цифровой поток и сигналы синхронизации битов поступают на первые входы устройства. На вторых входах устройства установлен код уникального слова, подлежащего обнаружению . В каждом такте в блоке сравнения происходит сравнение числа, накапливаемого в сдвиговом регистре, с уникальным словом, задаваемым на первых входах устройства. Выходные сигналы с блока сравнения поступают на входы первого, второго, третьего и четвертого полных сумматоров и через первый, второй и третий элементы НЕ на входы пятого и шестого полных сумматоров. В результате срабатывания первых шести полных сумматоров в седьмом полном сумматоре образуется двоичное число, соответствующее количеству бит текущего цифрового потока , совпадающих с битами уникаль- Щ ного слова. Данное двоичное число поступает на восьмой полный сумматор, где суммируется с кодом порога, задаваемого на третьих входах устройства . Код порога указывает максимально возможное число бит в цифровом потоке, которые могут не совпадать с соответствующими битами уникального слова. На выходе восьмого полного сумматора появляется сигнал в случае распознавания устройством уникального слова с различным числом ошибок. 2 ил. W го СХ) со ел
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
„„SU„„1278795 А I (д1) 4 С 08 С 25/00!
1 (ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3919761/24-24 (22) 29.04.85 (46) 23.12.86. Бюл. № 47 (71) Институт космических исследований АН СССР (72) В.В.Лаврусевич и В.В.Александров (53) 621.398(088.8) (56) Авторское свидетельство СССР № 750540, кл. G 08 С 25/00, 1978.
Лаврусевич В.В. Синхронизатор телеметрического формата и декоммутатор в наземной станции ЕТИС. Препринт
ИКИ АН СССР. Пр.-177, М., 1974. (54) УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ СЛОВА В БИТОВОЙ ПОСЛЕДОВАТЕЛЬНОСТИ (57) Изобретение относится к пробле-. ме кадровой синхронизации телеметрическнх сообщений и может найти применение в системах многостанционного доступа при идентификации адресных полей в сообщениях различных пользователей. Целью изобретения является повышение надежности устройства. Последовательный цифровой поток и сигналы синхронизации битов поступают на первые входы устройства. На вторых входах устройства установлен код
"уникального" слова, подлежащего обнаружению. В каждом такте в блоке сравнения происходит сравнение числа, накапливаемого в сдвиговом регистре, и t3 с уникальным словом,. задаваемым на первых входах устройства. Выходные сигналы с блока сравнения поступают на входы первого, второго, третьего и четвертого полных сумматоров и через первый, второй и третий элементы
НЕ на входы пятого и шестого полных сумматоров. В результате срабатывания первых шести полных сумматоров в седьмом полном сумматоре образуется двоичное число, соответствующее ко" личеству бит текущего цифрового потока, совпадающих с битами "уникаль" ного слова. Данное двоичное число поступает на восьмой полный сумматор, где суммируется с кодом порога, saдаваемого на третьих входах устройства. Код порога указывает максимально возможное число бит в цифровом потоке, которые могут не совпадать с соответствующими битами "уникального" слова. На выходе восьмого полного сумматора появляется сигнал в случае распознавания устройством эт 1! уникального слова с различным число.м ошибок. 2 ил.
795
1 1278
Изобретение относится к области передачи-приема телеметрических сообщений, в частности к проблеме кадровой синхронизации в этих сообщениях, может найти применение при решении задач дистанции метрирования с использованием псевдослучайных зонирующих сигналов, а также в систеах многостанционного доступа при идентификации адресных полей в сооб- 10 щениях различных пользователей.
Целью изобретения является повышение надежности работы устройства.
На фиг.1 представлена функциональная схема устройства; на фиг.2 — вре- 15 менная диаграмма его работы.
Устройство содержит сдвиговый регистр 1, блок 2 сравнения, первый, второй, третий и четвертый полные сумматоры 3-6, первый, второй и тре- 20 тий элементы НЕ 7-9, пятый, шестой, седьмой и восьмой полные сумматоры
10-13.
Устройство работает следующим образом.
Последовательный цифровой поток и сигналы синхронизации битов поступают на первые входы устройства. На вторых входах устройства установлен код "уникального" слова, подлежащего 30 обнаружению. В каждом такте в блоке
2 сравнения, состоящем из элементов
ИСКЛЮЧАЮЩЕЕ ИЛИ, происходит сравнение числа, накапливаемого в сдвиговом регистре 1, с "уникальным" словом, задаваемым на первых входах устройства. Выходные сигналы с блока 2 сравнения поступают на входы первого, второго, третьего и четвертого полных сумматоров 3-6 и через первый, второй 4О и третий элементы НЕ 7-9 на входы пятого и шестого полных сумматоров 10 и 11. В результате срабатывания первых шести сумматоров 3,4,5,6,10 и 11 в седьмом полном сумматоре 12 обра- 45 зуется двоичное число, соответствующее количеству бит текущего цифрового потока, совпадающих с битами "уникального слова. При точной корреляции это количество соответствует дво- 5О ичному числу 1111 — 15„ . Данное дво. ичное число поступает va первые входы восьмого полного сумматора 13. Внешнее программирование порога на третьих входах устройства допускает появление на выходе восьмого полного сумматороа 13 сигнала даже:при наличии ошибочных битов в принимаемом цифровом потоке. Длительность этого сигнала равна длительности перехода тактовых сигналов, стробирующих принимаемую информацию в сдвиговом регистре 1. При коде порога 001 на
2 выходе восьмого полного сумматора 13 (на первом выходе устройства) появляется сигнал лишь при отсутствии ошибочных битов. Код порога 010 позвоll
2 ляет уже распознавать уникальное слово в принимаемом цифровом потоке с одним ошибочным битом. Таким образом, суммирование различных задаваемых кодов порога с числом совпадающих бит "уникального" слова и принимаемого слова позволяет выделять
tt 11 уникальное слово из принимаемого цифрового потока с различным числом ,битовых ошибок.
Формула изобретения
Устройство для обнаружения слова в битовой последовательности, содержащее сдвиговый регистр, группа выходов которого соединена с соответ- . ствующими первыми входами блока сравнения, вторые входы которого являются первыми входами устройства, первый и второй входы сдвигового регистра являются соответственно вторым и тре тьим входами устройства, о т л и ч аю щ е е с я тем, что, целью повышения надежности, в него введены полные сумматоры и элементы НЕ, первые, вторые, третьи и четвертые выходы блока сравнения соединены соответственно с входами первого, второго, третьего и четвертого полных сумматоров, пятый, шестой и седьмой выходы блока сравнения подключены соответственно через первый, второй и третий элементы НЕ к первым входам соответственно пятого, шестого и седьмого полных сумматоров, инверсные выходы первого и второго полных сумматоров соединены с соответствующими вторыми входами пятого полного сумматора, выходы которого подключены к соответствующим вторым входам седьмого полного сумматора, инверсные выходы третьего и четвертого полных сумматоров подключены к соответствующим входам шестого полного сумматора, выходы которого соединены с соответствующими третьими входами седьмого полного сумматора, четвертые входы которого подключены к шине нулевого
Сии
Яанн
1001 10101111000
10 0110 2 0 1111 000
Даииы
Синхро
Выход
Фиг. 2
Составитель И.Рыбаков
Редактор О.Юрковецкая Техред М.Ходанич Корректор А. Тяско
Заказ 6835/45 Тираж 515 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Проиэвод твенно-полиграфическое предприятие, г.ужгород, ул.Проектная, 4 „ потенциала, выходы седьмого полного сумматора соединены с соответствующими первыми входами восьмого полног сумматора, второй вход которого подключен к шине нулевого потенциала, третьи входы восьмого полного сумма278795 4 тора являются четвертыми входами устройства, выход восьмого полного сумо матора является первым выходом устройства, последний выход из группы выходов сдвигового регистра является вторым выходом устройства.


