Устройство деления двух аналоговых сигналов
Изобретение относится к электрическим вьтислительным устройствам и может быть использовано в аналоговых вычислительных машинах. Целью изобрефиг . 1 тения является повышение точности. Устройство деления двух аналоговых сигналов содержит коммутатор 1, блок синхронизации 2, сумматор 3, избирательный фильтр 4, фазоизмерительный блок 5, входы 6, 7 сигнала-делителя и сигнала-делимого, перемножающий цифроаналоговый преобразователь 8, преобразователь 9, ток-напряжение, формирователь 10 разности сигналов. Устройство осуществляет временное разделение входных сигналов, выделяет первую гармонику ступенчато-имг пульсного сигнала, определяет ее фазу и нормирует один из входных сигналов. 3 ил. с со 4 00 ОС ю N)
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (19) (11) 1 А2 (5)) 4 С 06 С 7/16
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Диг. 1
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
К А BTOPCHOMY СВИДЕТЕЛЬСТВУ (61) 1104536 (21) 4014475/24-24 (22) 21.01. 86 (46) 30 ° 10.87. Бюл. У 40 (71) Томский политехнический институт им.С.М.Кирова (72) А.И.Лещенко и В.Ю.Борисенко ,(53) 681.335(088.8) (56) Авторское свидетельство СССР
В 1104536, кл. G 06 G 7/16, 1982. (54) УСТРОЙСТВО ДЕЛЕНИЯ ДВУХ АНАЛОГОВЫХ СИГНАЛОВ (57) Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах. Целью изобретения является повышение точности.
Устройство деления двух аналоговых сигналов содержит коммутатор 1, блок синхронизации 2, сумматор 3, избирательный фильтр 4, фазоизмерительный блок 5, входы 6, 7 сигнала-делителя и сигнала-делимого, еремножающнй цифроаналоговый преобразователь 8, преобразователь 9, ток-напряжение, формирователь 10 разности сигналов.
Устройство осуществляет временное разделение входных сигналов, выделяет первую гармонику ступенчато-им." пульсного сигнала, определяет ее фазу и нормирует один из входных сигналов, 3 ил.
1348821
Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах, Целью изобретения является повышение точности.
На фиг. 1 изображена функциональная схема устройства деления двух аналоговых сигналов; на фиг, 2 временные диаграммы сигналов; на фиг, 3 — семейство характеристик в координатах фаза гармоники — отношение входных сигналов.
Устройство содержит коммутатор 1, блок 2 синхронизации, сумматор 3, избирательный фильтр 4, фазоизмерительный блок 5, вход 6 сигнала-делителя, вход 7 сигнала-делимого, перемножающий цифроаналоговый преобразователь 8, преобразователь 9 токнапряжение, формирователь 10 разности сигналов, Устройство деления двух аналсговых сигналов работает следующим об- 35 разом.
Сигнал-делитель с входа 6 поступает на коммутатор 1 и на аналоговый вход перемножающего цифроаналогового преобразователя 8. Сигнал-делимое с входа 7 поступает на вход формирователя 10 разности сигналов и через него на вход коммутатора 1.
Коммутатор 1 осуществляет перио тическое временное разделение сиг7 лладелителя Y и сигнала-делимого Х, как
35 это показано на фиг ° 2, где Т вЂ” период переключения, Т„ — длительность сйормированного ступенчато-импульсного сигнала. Из спектра этого сигнала
40 избирательным фильтром 4 выделяется гармоническая составляющая, фаза которой содержит информацию об отношении величины сигналов делимого и делителя.
Если величина сигнала-делимого существенно отличается от величины сигнала-делителя (точка Х на фиг, 3), фазоизмерительный блок 5 выдает код нормировки на перемножающий цифроаналоговый преобразователь 8. На выходе перемножающего цифроаналогового преобразователя 8 сформируется сигнал, равный
Y N
) (1) 55
2 где n — разрядность перемножающего цифроаналогового преобразователя 8;
N — текущий код с выхода фазоизмерительного блока 5.
С помощью преобразователя 9 токнапряжение сигнал преобразуется в напряжение и поступает на ин вход формирователя 10 разности сигналов, на второй вход которого поступает сигнал-делимое с входа 7. На выходе формирователя 10 разности сигналов с учетом знаков входных сигналов вырабатывается сигнал, являющийся алгебраической суммой сигнала-делимого и части сигнала-делителя. Таким oGразом, перемножающий цифроаналоговый преобразователь 3 преобразователь 9 ток-напряжение и формирователь 10 разности сигналов образуют узел, где производится нормировка сигнала-делимого по сигналу с выхода фазоизмерптельного блока 5 с целью изменения отношения сигнаЛов делимого и делителя °
Процесс выдачи кода нормировки
«вляется итерационным. Сигнал-делитель остается без изменения, величи- на же сигнала-делимого путем суммирования с частями сигнала-делителя приближается к величине сигнала-делителя, переводя измерение на наиболее линейный участок семейства функ. ции (фиг, 3) .
Любому отношению входных сигналов соответствует определенное значение фазы гармоники ступенчато-импульсного сигнала, определяемое по кривой высокочувствительного режима (фиг. 3, T Г = 0,98, где Š— частота первой гармоники). По этой кривой отыскивается значение кода нормировки. При медленных изменениях входного сигнала код изменяется в зависимости от знака изменения входного сигнала.
Устройство деления двух аналоговых сигналов характеризуется более высокой точностью работы за счет увеличения чувствительности.
Формула из обретения
Устройство деления двух аналоговых сигналов по авт.св. Ф 1104536, о т л и ч а ю щ е: е с я тем, что, с целью повышения точности, в него введены перемножающий цифроаналоговый преобразователь, преобразователь ок-напряжение и формирователь сигалов разности, причем выход перемно жающего цифроаналогового преобразо3 134882 вателя подключен к выходу преобразователя ток-напряжение, выход которогс соединен с первым входом формирователя разности" сигналов, второй вход которого является входом сигнала5 делимого устройства деления, аналоговый вход перемножающего цифроаналого1
4 вого преобразователя соединен с первым входом коммутатора, к второму входу которого подключен выход формирователя разности сигналов, цифровой вход перемножающего цифроанало-, гового преобразователя соединен с выходом фазоизмерительного блока.
04 06
Фиа. 3
0,8


