Синхронный делитель частоты на 10
Изобретение относится к импульсной технике и может быть использовано в синтезаторах частот. Целью изоб9ретения является повышение быстродействия синхронного делителя частоты. достижения поставленной цели в него дополнительно введена шина 9 логической единицы. Предложенный делитель частоты на 10 выполнен на четырех 1К-триггерах 1-4 и одном логическом элементе И 5, имеет входную шину 6, шину 7 сброса и выходную и1И- ну (или шину переноса) 8. С шиной 9 соединены I- и К-входы триггера 1. Работа синхронного делителя .ы на 10 поясняется временно диаграммой , приведенной в описании изобретения , где также указываются логические уравнения для I- и К-входов всех IK-триггеров. 2 ил. t сл 8 00 оо 00 о 05 Фиг.
СОЮЗ COHETCHHX
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
ÄÄSUÄÄ 1338061 (5g 4 Н 03 К 23/40
13
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3967729/24-21 (22) 22.)0.85 (46) 15.09.87. Бюл. Р 34 (75) Б.11.1 1яснов (53) 621.374.4(088 ° 8) (56) Авторское свидетельство СССР
1022311, кл. Н 03 К 23/00, 21.01.82.
Авторское свидетельство СССР
М 1225009, кл. Н 03 К 23/40, 04.10.84. (54) СИНХРОНН11Й ДЕЛИТЕЛЬ ЧАСТОТЫ НА
10 (57) Изобретение относится к импульсной технике и может быть использовано в синтезаторах частот. Целью изобретения является повышение быстродействия синхронного делителя частоты.
Для достижения поставленной цели в него дополнительно введена шина 9 логической единицы. Предложенный делитель частоты на 10 выполнен на четырех IK-триггерах 1-4 и одном логическом элементе И 5, имеет входную шину 6, шину 7 сброса и выходную шину (или шину переноса) 8. С шиной
9 соединены I- u K-входы триггера I.
Работа синхронного делителя час о.ь: на 10 поясняется временной диаграммой, приведенной в описании изобрете ния, где также указываются логические уравнения для I- и К-входов всех IK-триггеров. 2 ил.
1338061!
1зобретение относится к импульсной технике и может быть использовано в синтезаторах частот.
1!ель изобретения — повышение бы5 стродействия .
На фиг. 1 приведена электрическая функциональная схема устройства; на фиг.2 — временные диаграммы, поясняющие его работу. 10
Синхронньп: делитель частоты на 10 содержит первый, второй, третий и четвертый IK — триггеры 1-4 и элемент
И 5; С- и P-входы всех IK-триггеров соединены соответственно с входной шиной 6 и с шиной 7 сброса; выход элемента ll 5 соединен с выходной шиной 8 (шина переноса), первый вход с прямым выходом первого IK-триггера l, I- u K-входы которого соединены с шиной 9 логической единицы, инверсный выход — с I âõîäîì второго
Ik-триггера 2, прямой выход которого соединен с I- и К-входами третьего
IK-триггера 3, инверсный выход — с 25 вторым входом элемента И 5 и с 1-входом четвертого IK-триггера 4; инверсный выход третьего IK — триггера 3 соединен с I-входом четвертого IKтриггера 4, прямой выход которого З0 соединен с К-входом второго IKтриггера.
Логические уравнения для I- и Квходов IK-триггеров и сигнал переноса на шину 8 будут иметь вид:
К,= "1"; К = Q,; К = Q,; К !=
П = Q1Q, где "1" означает, что данные входы соединены с шиной 9 логической едини- 40 цы .
Устройство работает следующим образом.
По сигналу "Сброс", поступающему в виду импульса по шине 7 перед началом 45 работы, устройство устанавливается в исходное нулевое состояние — все
IK-триггеры 1-4 устанавливаются в состояние логического нуля, и состояния выходов устройства будут нулевыми (фиг.2 при I = О):
Q o Q,= o Q = 0 Qi= o
П = Q,Q„=О.
При этом в соответствии с логичес" кими уравнениями для I-, К-входов
IK-триггеров 1-4 состояния входов будут следующими: г 1 з 1 г 0! 4
С!=1
К„1, К Q 0 К Q О, К
- Q1,= -=1.
Поскольку по очередному импульсу на шине b (r. 2в) IK-триггер при
I 0 и К = 0 не изменяет своего состояния, при I = 1 и К = переключается в пвотивоположное состояние, при I = 1 и К = 0 — в состояние логической единицы, а при I = 0 и К = 1 в состояние логического нуля, то по первому импульсу на шине 6 IK-триггеры 1, 2 и 4 переключатся в состояние логической единицы, а IK †триггер 3 не изменит своего нулевого состояния. Состояния выходов станут рав— ны (фиг.2 при i=1)
Q,= 1! Q,= 1 э Q = 0! Ч !!
Изменятся и состояния входов кроме IK-триггера 1):
1,= 1; гг= 0; 1 = 1; 14= 1;
С приходом каждого последующего импульса на шину 6 состояния IK-триггеров 1-4 изменяются в соотв етствии с приведенным выше алгоритмом.
При i=9 происходит совпадение сигналов Q,= l u Q = 1, в результате чего на выходе элемента 5 появится сигнал П = Q,Q„= 1, значение которого удерживается в течение только одного такта, то есть длительность „импульса переноса будет равна длительности периода следования импульсов на шине 6. Далее работа устройства повторяется, Формула изобретения
Синхронный делитель частоты на ! О,, содержащий элемент И, выход которого соединен с выходной шиной, и первый, второй, третий и четвертый IKтриггеры, R- и С-входы которых соединены соответственно с шиной сброса и с входной шиной, инверсный выход первого IK-триггера соединен с I-входом второго IK-триггера, К-вход которого соединен с прямым выходом четвертого IK-триггера, I-вход которого соединен с инверсным выходом третьего IK-триггера, о т л и ч а ю шийся тем, что, с целью повышения быстродействия в него введена шина логической единицы, которая соединена с I- u K-входами первого
IK-триггера, прямой выход которого соединен с первым входом элемента И, второй вход которого соединен с ин133806l версным выходом второго IK-триггера, прямой выход которого подключен к
I и К-входам третьего IK триггера, н с К-входом четвертого IK-триггера, Составитель А.Соколов
Техред И.Попович Корректор А. Тяск"
Редактор A. Маковская
Заказ 4! 45/56 Тираж 901 Подписное
ВИИИПИ Государственного комитета СССР по делам изобретений и открытий
I13035, Москва, Ж-35, Раушская наб., д. 4!5
Производственно-полиграфическое предприятие, г. ужгород, ул, Проектная> 4


