Следящий аналого-цифровой преобразователь
Изобретение относится к вычислительной и измерительной технике, является усовершенствованием изобретения по авт. св. № 797064, может быть использовано в автоматизированных системах управления технологическими процессами и в системах автоматизации ---йг-ф t f 7 f4-lTH-F t т /I-I с В (Л с фие
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (19) (11) (Я)4 Н ОЗИ 1 8
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ASTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
l(61) 797064 (21) 3969621/24-24 (22) 29.10.85 (46) 15.05.87. Бюл. Ф 18 (71) Ленинградский электротехнический институт нм. В.И. Ульянова (Ленина) (72) В.Э. Баптрашевич (53) 621.325(088. 8) (56) Авторское свидетельство СССР
11 797064, кл. Н 03 M 1/48, 1979. (54) СЛЕДЯЩИЙ АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ (57) Изобретение относится к вычислительной и измерительной технике, яв1 ляется уСовершенствованием изобретения по авт. св. У 797064, может быть использовано в автоматизированных системах управления технологическими процессами и в системах автоматизации
131 научных исследований. Цель изобретения — повышение точности преобразования при воздействии помехи — достигается за счет введения в следящий аналого-цифровой преобразователь, содержащий блоки 1-3 сравнения, дешифрато ll ры 4,11,12,17, генератор 5 тактовых импульсов, делитель 6 на два, ключ 7, источник 8 эталонного напряжения, цифроаналоговые преобразователи 9,10, 1025 распределитель 13 импупьсов, элементы
14,15 задержки, триггеры 16 и 23, реверсивный счетчик 18, элементы И 19, 22,24,25, регистр 26, элемент И 27, элемент ИЛИ 28, элемент И 29, элемент 2И-ИЛИ 30. Данное устройство позволяет при определении величины следующего шага квантования учитывать предыдущее состояние преобразователя. 4 ил.
Изобретение относится к аналогоцифровым преобразователям, может быть использовано в связи, вычислительной и измерительной технике, а также в автоматизированных системах управления технологическими процессами и системах автоматизации научных исследований и является усовершенствованием известного устройства по основному авт. св. N - 797064.
f0
Целью изобретения является повышение точности преобразования при воздействии помех.
На фиг. 1-4 представлены функцио15 нальные схемы устройства и дешифраторов 4,11,12 соответственно.
Слецящий аналого-цифровой преобразователь содержит первый 1, второй 2 и третий 3 блоки сравнения, 20 первый дешифратор 4, генератор 5 тактовых импульсов, делитель 6 на два, ключ 7, источник 8 эталонного напряжения, второй цифроаналоговый преобразователь 9, первый цифроана-. логовый преобразователь IO, второй ll и третий 12 дешифраторы, распределитель 13 импульсов, первый элемент 14 задержки, второй элемент 15 задержки, триггер 16, четвертый 17 дешифратор, реверсивный счетчик 18, элементы И 19 первой группы, триггеры 20 счетчика
21, элементы И 22 второй группы,триггер 23 дополнительного старшего разряда счетчика 21, элементы И соответственно третьей 24 и четвертой 25 групп, регистр 26, элемент 27 И, элемент 28 ИЛИ, элемент 29 И, элемент
30 2И-ИЛИ.
Для пояснения работы устройства 40 приняты следующие обозначения:
S „ — выход i-го блока сравнения, равный единице, если соответствующий образцовый уровень больше входного сигнала;
a.,p, y, $ — сигналы соответственно на первом, втором, третьем и четвертом выходах дешифратора 4;
d =1, если входной сигнал находится выше верхней границы отрезка;
=1, если входной сигнал находится в верхней половине отрезка; =1, если входной сигнал находится в нижней половине отрезка;
Р =1, если входной сигнал находится ниже нижней границы отрезка;
g — сигнал на выходе первого эле.
1 мента 14 задержки; сигнал на выходе второго элемента 15 задержки;
W — сигнал с триггера 16; W=l, если данный отрезок является верхней половиной предыдущего (большего) огрезка; и — сигнал, поступающий на пятые входы дешифраторов 11 и 12, причем й=1 если младший разряд распределителя 13 импульсов находится в нулевом состоянии;
f „; — сигнал íà i ì выходе k-го дешифратора.
Тогда выражения для выходных сигналов дешифраторов 4,11,12 имеют вид:
8 6з з 1 1З
f„=g й(ЗVV); f„=g, (pWV );
,З @1(13 0 ) 1 Я4 Я1 Э1 М
fçó =p; зз=g> (gnVp); f 4=g (d V6n) .
Обозначим через g и р соответственно значения сигналов и р на предыдущем такте работы СЛЦП, тогда
l312025
51 д1 И1 Р Р » 5д ð Р л
Сущность предлагаемого решения заключается в том, что при определении величины следующего шага кванто- 5 вания учитывается предыдущее состояние преобразователя..
В прототипе при наличии сигналао или 3 шаг квантования оставался без изменения или удваивался в зависимос ти от типа отрезка (нижняя или верхняя половина). е
5 предлагаемом преобразователе при появлении d.p VpcL удвоение шага кван- 15 тования запрещается, а происходит его уменьшение в два раза. . Работа предлагаемого устройства при поступлении сигналов и 5 совпадает с работой прототипа и сводится 20 к уменьшению отрезка в два раза. Отличие в работае начинается при появлении сигналов о и р, точнее при о фЧ фЫ .
Формула изобретения
Следящий аналого-цифровой преобра» зователь по авт. св. Ф 797064, отличающийся тем, что, с целью повышения точности преобразования при воздействии помех, введены регистр, два элемента И, элемент ИЛИ и элемент 2И-ИЛИ, выход которого соединен с первыми входами первого и второго элементов И, вторые входы которых соединены соответственно с вторым выходом второго дешифратора и выходом первого элемента задержки, третий вход второго элемента И соединен с выходом последнего разряда распределителя импульсов, а выход — с первым входом элемента ИЛИ, второй вход которого соединен с первым выходом второго чешифратора, а выход и вход первого элемента И соединены с входом сдвига вправо и входом сдвига влево распределителя импульсов соответственно, первый, второй, третий и чевертый входы элемента 2И-ИЛИ соединены соответственно с первым и четвертым выходами первого дешифратора, первым и вторым выходами регистра, первый и второй входы которого соединены с первым и четвертым вы» ходами первого дешифратора соответственно, а третий вход — с выходом . второго элемента задержки.
Составитель И. Романова
Редактор М. Бандура Техред М, Ходанич Корректор Г. Реиетник
Заказ 1902/55 Тираж 902 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно †полиграфическ предприятие, r. Ужгород, ул. Проектная, 4



