Устройство для контроля оперативной памяти
Изобретение относится к вычислительной технике и может быть использовано для проверки работоспособности оперативной памяти на интегральных микросхемах при массовом их производстве или для входного контроля оперативной памяти. Цель изобретения - повьшение быстродействия устройства. Устройство содержит блок управления, генератор псевдослучайных чисел, блок сравнения, блок индикации и блок формирования данных. Повышение быстродействия устройства достигается использованием генератора псевдослучайных чисел, формирующего адресные сигналы. На первом этапе работы устройства в контролируемое оперативное запоминающее устройство производится запись нулей, на втором - запись единиц, на третьем и на четвертом - запись последовательностей чередующихся единиц и нулей. 1 3.п. ф-лы, 5 ил. (Л
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК (191 (11) А1 (5р 4 l l С 29/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А ВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ
kj
tg
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3811592/24-24 (22) 29.10.84 (46) 15.05.86. Бюл. 1(18 (72) Е.О.Ткачук и С.А.Загайчук (53) 681.327 (088.8) (56) Электронная промьппленность, 1975, М - 8, с. 78-82.
Авторское свидетельство СССР 601762, кл. С ll С 29/00, 1972. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ОПЕРАТИВНОЙ ПАМЯТИ (57) Изобретение относится к вычислительной технике и может быть использовано для проверки работоспособности оперативной памяти на интегральных микросхемах при массовом их производстве или для входного контроля оперативной памяти. Цель изобретения — повьппение быстродействия устройства. Устройство содержит блок управления, генератор псевдослучайных чисел, блок сравнения, блок индикации и блок формирования данных.
Повышение быстродействия устройства достигается использованием генератора псевдослучайных чисел, формирующего адресные сигналы. На первом этапе работы устройства в контролируемое оперативное запоминающее устройство производится запись нулей, на втором — запись единиц, на третьем и на четвертом — запись последовательностей чередующихся единиц и нулей. 1 s.ï. ф-лы, 5 ил.
ИЗОбрЕтЕНИЕ ОТНОСИ "..;. К В (т- ИСЛИ тельной технике и может бытl» Hc)!Ujl» вовано цля проверки работоспособ . ности оперативной памяти на .-п(теi"ральпых микросхемах при массо)з>ом и-:".: производстве или для входного::<о ля Оперативной памяти.
Цель изобретен>ля — поиьн)(е11)ле быстродействия и Q )I p oI((Eни е уст ргэ)1 с«(«вЂ” на
На фиг . 1 изображена с труктурпая: схема устройства для контроля Опера . тинной памяти; на. фи«, 2 — 5 — ст->"к турные схемы блока управления, бпо . ка формирования, блока сравне:аия и генератора псевдослучайных чисел соответственно.
Устройство содержит 6)-ок > уг(ра1)ления и генератор 2 лсевдоспучайных
ЧИСЕЛ. УСтрОйетВО ПС>((КШОЧЯЕТСя К CIII ративному запоминающему устро:)ству (ОЗУ) 3. В состав устройства, кроме то го, вхОДЯт блок 4 сравl (ен 1(1 „б;IОК 5 индикации и блок б формирования данных.
Блок 1 управпения (ф)(г.2) состоит из генератора ) тактовых им-пульсов, триггера 8, элемента ИП111 1, СЧЕтЧИКа 1 О, ЭЛСМЕНтс = 11Е 1(г 7Л i I:, ((элементов И 17 17 3, причем):хоц7э( триггера 8 соединены с контакта(>()(1кнопки 14 "Пуск „
Блок 6 (фиг . 3) образу(от элем-)тl -"
ИЛИ HE 15, счетчики 16 и l 7, «", л: —. (::-:,плексор !8 элемент )1.(!! i и " : (тор 20 по модулю два.
Блок 4 (фиг ., I) ccrc,l(epж)л (су:. ".»;;,:.
21 по модул(о два элемент И 72
-триггер 23.
Генератор 2 (фиг.5) состоит .(з регистра 74 сдвига и сумматора по модулю два.
Предлагаемое устройcòÿо рабооа>»т следующим образом.
При нажатии кнс)пки 1"(Пу 1(:.а тг инверсном выходе триггера 8 форм". руется сигнал начальной уст">(J;H,.:;., переводящий все элемента(ус ройс.:вя в исходное состояние. Одновремен;-:о низкий потенциал с цругого в()хода триггера запрещает нрохожцение::)(-пульсов с генератора / через эле ент
И 13 на вход счетчика 10, 1)с>сл-"отпускания кнопки 1А "Пуск" си;:(ал нячальнОЙ устан07»ки снимяется и,"ст " ройстно начинает работу. Счетчик 10 и элементы 11(и 11., вырабать(ва;i импульсы синхронизации . "Срз(знеь(и)(. э,»,>, г
I .. (> «,(ГI ».
>>Э(. . I«((> 7, - тт
=С Cò:GJ!
-:а .. я .-.Яп. :сь(вас
- ОСТО«7(((, °,. У,; (.:TJI)J.IEIJ CO".,->;т . B, :)Р(Лз» . -тт, /
1. ос)т.е Окон-i.- 1(IHH .нет;е60p::. =. -,е(j(CО >ТОВ 7 ((, -I) « :r (>:-, .-: -., "«.тт-г,.>
00:, .l 0 Ц-" е ";c е -:,-, е-.,;" .--,.-, 711(((-.т-;,, „Л« >11;.),Qj(: г»т>,; 7 Гт --;, Г
«
i г э:li-:ме нт; I ;., 7:. ВХО(-. С l «((ЛЯ гора 20 ВЭ)ЗЫВая -7 —,т(а =,, ) ) <О,. ((Янн» " С(3У 3 о;;- . ".т-, -, >.,>вне
: О H(;I)CpCHH З .(- )Я«огпт(С ., 1: На ВХОД, ...".,-7Е«()(, «. )Л..::т :7-".: : . : . . -.ÅÌOÃÎ И= ! .» У 3 (-;> («): l(7;7;(.„.I ..":I " j! BlC(ilHi C .. ):>, О,:. а; (т(Л)- (" .« . (> > .". т .; > г — I, > 1:-.- Я ВЫХОД С ,. ° ."; «г;«, 1>(«т) ); *-, .; О -;.,", - - В.г(г аб ЯТ6(В ЯЕТСя
> i1
>":;..> > «:(О:С,",«) . : -..>О. (,1()Л)«ЧЕРЕЗ
«(г») -, т), Т » Н(.,)ЛЯЕТ Трн(—
2, (; е;1ини-:). О(а:1 : т(:- .Ие „что
«1 >i ,:-)-; —::))(),>Ч, -" -(;,;:-: —:=-:.:,.7;-. ЬРак на
)>Г>ii . « " I,"; >ГР,,;(т«« н -(.(Ыр- )-,::.:.- ВтарОГО
?:;. ч((ка :, " . .";. Тз".
1 "7
»1»т . ттг::Тr(РЕ, —,;=;":, -;)-РОВЕР» . ОВ «), > « к (.т и
-"J(= t(j ",(1! - " — .;::(J;, Сгб))ОСЯ. :, г.7»> I т" I
: ":-=р:-: У э, 7> ) (, тс, за
iI (c остоин(;е с-:.етчи)«а >3 соответст;,—,,тот 00)10 тл ()0 ) > Ä !11 а;-р.- тт,ем H
-!» .:>Ет: О:;г," . )()l (РИВЕР >.:"- ПРОИЗВОг(т: . : ;: -;а (7)z(C г;: . -; (I,,(»CÖI> Е,:(ОСЛЕ 7ОВЯ .- Пт;КС С: ..й - г. >Е«(Г«>)О((1(ЛХС)1 П,>)(ай И ЕДИ3 1231
Формула изобретения
1. Устройство для контроля оперативной памяти, содержащее блок формирования данных, блок сравнения, блок индикации и блок управления, выходы которого подключены к управляющим входам блока форми1гования данных, блока сравнения и блока индикации, входы блока управления и блока индикации соединены с выходом блока 10 сравнения и управляющим выходом блока формирования данных, одни из выходов блока формирования данных подключены к одним из входов блока сравнения, другие выходы, являются одними 15 из выходов устройства, входом которого является другой вход блока сравнения, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия и упрощения устройства, в него введен генератор псевдослучайных чисел, входы которого подключены к одним из выходов блока управления, а выход соединен с входом блока формирования данных и является дру- 2 гим выходом устройства.
54С 4
2. Устройство по п.1, о т.л и ч а ю щ е е с я тем, что блок фор мирования данных содер»ют первый и второй счетчики, мультиплексор, элемент ИЛИ и элемент ИЛИ-НЕ, выход которого соединен со счетным входом первого счетчика и входом сброса второго счетчика, одни из выходов первого счетчика соединены с одними из входов элемента ИЛИ и сумматора по модулю два и адресными входами мультиплексора, выход которого подключен к другому входу сумматора по модулю два, а одни из информационных входов мультиплексора соединены с выходами второго счетчика, причем другой вход элемента ИЛИ, входы элемента ИЛИ-НЕ, одни из информационных входов мультиплексора, вход сброса первого счетчика и счетный вход второго счетчика являются входами блока, выходами которого являются выходы элемента ИЛИ, сумматора по модулю два и мультиплексора и другой выход первого счетчика.
1231540
Составитель В.Рудаков
Техред М. Ходанич Корректор M.Ñàìáoðñêàÿ
Редактор Л.Пчелинская
Заказ 2657/54
Тираж 543 Подписное
ВНИИПИ Государс венного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д.4/5
Производственно-полиграфическое предприятие, r.Óæãîðîä, ул.Проектная,4



