Устройство коммутации
Изобретение относится к технике связи и может быть использовано в электронных автоматизированных телефонных станциях. Цель изобретения - повышение быстродействия устройства за счет организации пространственного способа соединения информационных входов и выходов. Устройство содержит матричный коммутатор 1 с информационными входами 2 ,,..., 2 п, и выходами 3, ,. .., 3,,, адресные блоки 4, 5 и 11, регистр 6, блок 7 управления, блок 8 памяти, адресные входы 9, 10, счетчик 12 и управляющие входы 13, 14 и 15 устройства . В описании показан пример списковой структуры данньк соединения информационных входов и выходов системы и приведена схема реализации списковой структуры данных в системе. 3 ил. § (Л 00
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК (51)4 Н 03 К 17/04
/ ®Ъс
Му;.- .
ОПИСАНИЕ ИЗОБРЕТЕНИВ::::::,:, : "" i
Н ABTOPCHOMY СВИДЕТЕЛЬСТВУ - . " Ф
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
Фця1 (21) 3770423/24-21 (22) 27.07.84 (46) 15.02.86. Бюл. У 6 (71) Таганрогский радиотехнический институт им. В.Д. Калмыкова (72) В.А. Авдеев, В.Ф. Гузик и А.В. Каляев (53) 621.382 (088.8) (56) Авторское свидетельство СССР
М 1001469, кл. Н 03 К 17/04, 21.09.83.
Авторское свидетельство СССР
У 1058079, кл. Н 04 J 3/00;
Н 03 К 17/00, 01.08.83. (54) УСТРОЙСТВО КОММУТАЦИИ (57) Изобретение относится к технике связи и может быть использовано в электронных автоматизированных
„„SU 1211870 A телефонных станциях. Цель изобретения — повьппение быстродействия устройства за счет организации пространственного способа соединения информационных входов и выходов.
Устройство содержит матричный коммутатор 1 с информационными входами
2,,...,2,„ и выходами 3,,...,3„, адресные блоки 4, 5 и 11, регистр 6, блок 7 управления, блок 8 памяти, адресные входы 9, 10, счетчик 12 и управляющие входы 13, 14 и 15 устройства. В описании показан пример списковой структуры данных соединения информационных входов и выходов системы и приведена схема реализации списковой структуры данных в системе. 3 ил, 1211870 2
Устройство коммутации относится
В к технике связи и может быть использовано в электронных автоматизированных телефонных станциях, а также в вычислительных устройствах с прс1 граммируемой коммутацией.
Цель изобретения — повышение быстродействия устройства коммутации за счет организации пространственного способа соединения информационных входов и выходов.
На фиг.1 показана функциональная схема устройства коммутации; на фиг.2 — пример списковой структуры данных соединения информационных входов и выходов системы,: на фиг.3 схема реализации списковой структуры данных в системе.
Устройство коммутации содержит матричный коммутатор 1, первые входы и выходы которого являются соответственно информационными входами
2,-2 и выходами 3, — 3 устройства, а вторые и третьи входы соединены соответственно с выходами первого 4 и второго 5 адресных блоков, Вторые входы которых подключены к первой группе выходов регистра 6, соединенного второй группой выходов с первыми входами блока 7 управления, третья группа выходов и первая группа входов регистра 6 подключена соответственно к информационным входам и выходам блока 8 памяти, а вторая группа входов является первыми адресными входами 9 устройства, соединенного вторыми адресными входами 1О с первым входом третьего адресного блока 11, выходы которого подключены к адресным входам блока
8 памяти, а вторые входы — к треть— им входам регистра 7 и к Вторым выходам блока 7 управления, соединенного входом и третьими выходами соответственно с выходом и первыми входами счетчика 12, вторые входы которого являются первыми управляющими входами 13 устройства, вторые, управляющие входы 14 которого подключены к вторым входам блока управления 7, четвертый выход которого является управляющим выходом 15 устройства коммутации. !
Принцип работы системы коммутации заключается в следующем.
Пусть необходимо построить соответствующие соединения информационных входов 2,-2„, и выходов 3,-3„, 50;
5 !
45 заданные списковой структурой данных (фиг.2), Списковая структура данных представляет собой набор элементов, каждый из которых содержит две части. В первой части размещен
f адрес 16 (! = 1,6) информационного входа 2(, к которому подключен
I-го абонента, а во второй части размещены соответствующие адресауказатели 16; тех информационных выходов из 3 1-3, с которыми должен быть соединен информационный вход
? . Например, первый информационный
° у (I вход 2! (адрес 16, ) должен быть подключен к второму 3, третьему 3 и восьмому 38 информационным выходам (адреса 16", 16„ и 16 ).
Входь! дуг в каждую -ю первую часть спйсковой структуры данных помечены номерами тех информационных ВыхОдОВ из 3 3„> с KQTop6IMH соединяются входы -го абонента.
Так, при входе шестого абонента подключены соответственно к восьмому, девятому, и десятому информационным ВыхОдам 3 3(и 3(о уст
I I If ройстна, адреса которых 16,, 16> и 16„.
Ввод стековой структуры данных в устройство может выполняться в двух режимах. В первом режиме списковая структура данных вводится через первые адресные входы 9 и регистр 6 в ячейки блока 8 памяти, идентификация которых осуществляется: третьим адресным блоком 11. В этом режиме в адресный блок 11 записывается начальный адрес 16 ячейки блока 8 памяти, в которую должен ! быть введен первый адрес 16, информационного входа списковой структуры данных, а В счетчик 12 через первые управляющие входы 13 — код количества вводимых адресов. В рассматриваемом случае количество Вводимых адресов равно 11. Таким образом, первый режим ввода является обычным режимом записи массива информации В ячейки блока 8 памяти. для экономичноro (по числу бит) представления списковой структуры данных каждый адрес содержит в своем формате два признака 1.7 и 18, которые кодируются О или 1. Если 18 = 1, то в формате находится адрес 16; ( информационного входа 2<, в противIl ном случае адрес 16 информационноI го выхода 3 . Если в ячейке с адре3 сом признак 1.7 = 1 то к моменту
/ считывания адреса 16 из ячейки
16;„ содержимое первого адресного блока 4 автоматически увеличивается на единицу сигналом блока 7 управления. Другими словами, признак 17 задает естественную адресацию информационных входов 2,-2 с плавающим циклом изменения из адресов, что необходимо для реализации неординарных (ветвящихся) соединений, когда один информационный вход 2 подключается к нескольким информационным выходам 3.
Во втором режиме ввода адреса списковой структуры данных последовательно один за другим через первые адресные входы 9 записываются в регистр .6. Признаки 17 и 18 каждого адреса анализируются блоком 7 управления. Если 18=1, то адрес из регистра 6 передается в первый адресный блок 4, если 18=0, то — во второй адресный блок 5. Для построения соединительного пути между информационным входом 2; и информационным выходом 3 достаточ1 но ввести их адреса в соответствующие адресные блоки 4 и 5.
Работа устройства во втором и третьем режимах иллюстрируется фиг.3.
В третьем режиме работы системы настройка матричного коммутатора 1 осуществляется путем считывания адресов списковой структуры данных из блока 8 памяти. По сигналам блока 7 управления с помощью третьего адресного блока 11 производится естественная адресация ячеек блока 8 памяти. Предварительно в третий адресный блок 11 вводится начальный адрес 16О, а в счетчик 12 — код выводимых адресов и задается через вторые управляющие входы 14 режим работы системы. Считываемые адреса поступают последовательно один за другим в регистр 6.
После этого выполняется второй режим работы системы. По окончании настройки матричного коммутатора производится обмен информацией абонентов, подключенных к информа211870 4!
О
3D
50 ционным входам 2 -2 и выходам
3 < -3 „системы.
Технический эффект от использования предлагаемого устройства коммутации заключается в повьппении быстродействия коммутации соответствующих информационных входов 2 к определенным выходам 3 за счет организации пространственного способа соединения.
Формула из обретения
Устройство коммутации, содержащее блок памяти, первый и второй адресные блоки, первые входы которых подключены к первым выходам блока управления, о т л и ч а ю щ ее с я тем, что, с целью повьппения быстродействия, в него введены матричный коммутатор, счетчик, регистр и третий адресный блок, причем первые входы и выходы матричного коммутатора являются соответственно информационными входами и выходами устройства, а вторые и третьи его входы соединены соответственно с выходами первого и второго адресных блоков, вторые входы которых подключены к первой группе выходов регистра, соединенного второй группой выходов с первыми входами блока управления, третья группа выходов и первая группа входов регистра подключены соответственно к информационным входам и выходам блока памяти, а вторая группа входов является первыми адресными входами устройства, вторые адресные входы которого соединены с первыми входами третьего адресного блока, выходы которого подключены к адресным входам блока памяти, а вторые входы— к третьим входам регистра и к вторым выходам блока управления, соединенного третьими входом и выходом соответственно с выходом и первым входом счетчика, вторые входы которого являются первыми управляющими входами устройства, вторые управляющие входы которого подключены к вторьм входам блока управления, четвертый выход которого является управляющим выходом устройства коммутации.
1211870 блок 5
f7 18 Адрес! ба Б
1Бг
1á
16 4 f ф !б Бб
/Б 1 fbg
Ср. ц 1g>
1Бд
161
Фиг. 5
Составитель С. Куст
Редактор К. Волощук Техред З.Палий Корректор И. Эрдейи
Заказ 650/60 Тираж 818 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, N-35, Раушская наб., д. 4/5
Филиал ППП "Патент", r. Ужгород, ул. Проектная,4



