Коммутатор каналов с переменным циклом работы
КОММУТАТОР. КАНАЛОВ С ПЕРЕМЕННЫМ ЦИКЛОМ РАБОТЫ, содержащий блок наличия информации, триггер, два элемента И, две тактовые шины, входные и выходные шины, отличающийся тем, что, с целью расширения функциональных возможностей , он содержит блок коммутации, блок управления, блок контроля, дешифратор, блок триггера команд, блок элементов ЗИ-ИЛИ, блок элементов 2И-РШИ-НЕ, блок элементов 4И, п блоков элементов 2И,шину Готовность ,причем входы блока наличия информации соединены с входными шинами и с первыми входами всех элементов блока элементов 2И-ИЛИ-НЕ, кроме первого,который соединен с прямым выходом блока триггера команд ,и пятым входом блока управления,соответствующие вторые входы блока элементов 2И-ИЛИ-НЕ соединены с соответствующими выходами блока коммутации, с соответствующими вторыми входами блока элементов ЗИ-ИЛИ, с соответствующими четвертыми входами блока элементов 4И и с первыми входами соответствующих блоков элементов 2И, которые в каждом блоке между собой объединены , нулевой выход блока коммутации соединен с первым входом первого элемента И, второй вход которо- . го соединен с нулевым выходом дешифратора и седьмым входом блока управления, соответствующие выходы блока наличия информации соединены с соответствующими третьими входами блока элементов ЗИ-ИЛИ, к третьему входу нулевого элемента блока элементов ЗИ-ИЛИ подключен инверсный вькод блока триггера команд, который соединен с шестым входом блока управления, выход блока элементов ЗИ-ИЛИ соединен с третьим входом блока коммутации , нулевой выход блока наличия g информации соединен с первым входом блока управления, первым входом блока триггера команд, с нулевым входом блока контроля, с первым входом блока коммутации и с одним входом второго элемента И, второй вход которого соединен с выходами блока элементов 2И-Ш1И-НЕ, а выход 1Ю соединен с R-входом триггера, счет-о ный S-вход которого соединен с о соответствующим выходом блока ком4: мутации, а выход соединен с четверО СО тым входом блока управления, нулевой выход блока управления соединен с объединенными третьими входами блока элементов 4И, с первым входом блока контроля, с вторым входом блока коммутации, первый выход блока управления соединен с третьим входом блока контроля, с четвертым входом которого соединен четвертый вход блока коммутации, последний выход дешифратора и объединенные первые входы блока элементов 4И и вторые входы блоков элементов 2И, соответствующие выходы дешифратора
союз совктснмх
И ФР Ю»
РЕСПУБЛИК
yg y H 03 К 17/04
И
Ю
Ю
CO фь
Ю
СФ (21) 3748047/24-21 (22) 01.06.84 (46) 23.12.85 Бюл. № 47 (72) Н.А.Иванов (53) 621..382(088.8) (56) Авторское свидетельство СССР
¹ 444477883388, кл. Н 03 К 17/04, 20.04.73.
Авторское свидетельство СССР
¹ 1018246, кл. Н 03 К 17/04,28.04.81 (54) (57) КОММУТАТОР. КАНАЛОВ С ПЕРЕMEHHblM ЦИКЛОМ РАБОТЫ, содержащий блок наличия информации, триггер, два элемента И, две тактовые шины, входные и выходные шины, о т л и— ч а ю шийся тем, что, с целью расширения функциональных воэможностей, он содержит блок коммутации, блок управления, блок контроля, дешифратор, блок триггера команд, блок элементов ЗИ-ИЛИ, блок элементов 2И-ИЛИ-НЕ, блок элементов 4И, и блоков элементов 2И,шину "Готовtt ность, причем входы блока наличия информации соединены с входными шинами и с первыми входами всех элементов блока элементов 2И-ИЛИ-НЕ, кроме первого, который соединен с прямым выходом блока триггера команд и пятым входом блока управления,соответствующие вторые входы блока элементов 2И-ИЛИ-НЕ соединены с соответствующими выходами блока коммутации, с соответствующими вторыми входами блока элементов
ЗИ-ИЛИ, с соответствующими четвертыми входами блока элементов 4И и с первыми входами соответствующих блоков элементов 2И, которые в каждом блоке между собой объединены, нулевой выход блока комму„,SU.„1200403 тации соединен с первым входом первого элемента И, второй вход которо- . го соединен с нулевым выходом дешифратора и седьмым входом блока управления, соответствующие выходы блока наличия информации соединены с соответствующими третьими входами блока элементов ЗИ-ИЛИ, к третьему входу нулевого элемента блока элементов
ЗИ-ИЛИ подключен инверсный выход блока триггера команд, который соединен с шестым входом блока управления, выход блока элементов ЗИ-ИЛИ соединен с третьим входом блока коммутации, нулевой выход блока наличия информации соединен с первым входом блока управления, первым входом блока триггера команд, с нулевым входом блока контроля, с первым входом блока коммутации и с одним входом второго элемента И, второй вход которого соединен с выходами блока элементов 2И-ИЛИ-НЕ, а выход соединен с R-входом триггера, счетный S-вход которого соединен с соответствующим выходом блока коммутации, а выход соединен с четвертым входом блока управления, нулевой выход блока управления соединен с объединенными третьими входами блока элементов 4И, с первым входом блока контроля, с вторым входом блока коммутации, первый выход блока управления соединен с третьим входом блока контроля, с четвертым входом которого соединен четвертый вход блока коммутации, последний выход дешифратора и объединенные первые входы блока элементов 4И и вторые входы блоков элементов 2И, соответствующие выходы дешифратора
1200403
35 соединены с вторыми входами соответствующих элементов блоков элементов
2И, третий выход блока управления соединен с вторым входом блока триггера команд, соответствующие выходы блока контроля соединены с соответствующими входами дешифратора, первая тактовая шина соединена с вторым входом блока контроля и вторым входом блока управления, вторая тактовая шина соединена с нулевым входом блока коммутации, объедиВ
Изобретение относится к импульсной технике, в частности к устройствам электронной коммутации цепей, и может быть использовано в системах передачи информации, адаптирующихся к объемам и скорости передаваемой информации.
Цель изобретения — расширение функциональных возможностей за счет обеспечения коммутирования многотактной информации и автоматической подстройки частоты коммутации под частоту приемного устройства.
На фиг. 1 приведена блок-схема коммутатора каналов с переменным циклом опроса; на фиг. 2 — принципиальная схема блока управления; на фиг. 3 — схема блока контроля; на фиг. 4 — схема блока наличия информации; на фиг. 5 — блок элементов 2И-ИЛИ-НЕ; на фиг. 6 — схема блока коммутации; на фиг. 7 — блок триггера команд; на фиг. 8 — блок элементов 4И; на фиг. 9 — блок элементов 2И на фиг. 10 — схема блока элементов ЗИ-ИЛИ.
Коммутатор каналов с переменным циклом работы содержит, блок 1 наличия информации, блок 2 элементов
2И-ИЛИ-НЕ, блок 3 коммутации, блок
4 контроля, первый элемент И 5, блок
6 триггера команд, блок 7 управления, блок 8 элементов ЗИ-ИЛИ, дешифратор
9, триггер 10, блок 11 элементов
4И, второй элемент И 1, и блоков
13 ..., 13„ элементов 2И, входные, t Ô шины 14,..., 14, выходные шины
15, первую 16 и вторую 17 тактовые шины, шину 18 "Готовность", с нулево.
ro 19 по седьмой 26 (19-26) входы
25 ненными первыми входами блока элементов ЗИ-ИЛИ, объединенными вторыми входами блока элементов 4И и третьим входом блока управления, шина 1Готовность" соединена с нулевым входом блока управления, причем с первого по четвертый выходы блока управления, выходы блока элементов 4И, выход первого элемента И, выходы блоков элементов 2И соединены с со ответствующими выходными шина ми. и с нулевого 27 по четвертый 31 (27 — 31) выходы блока 7 управления, с нулевого 32 по четвертый 36 (32
36) входы и р выходов 37 блока 4
KOHTpOJIH I1 BXOgOB 38 H (I1 1)Bbl ходов 39 блока 1 наличия информации, (n.1 1) пар входов 40 -1,..., 40 - и и выход 41 блока 2 элементов
И-ИЛИ-НЕ, с нулевого 42 по четвертый
46 (41-46) входы и (n + 1) выходов
47-1,...,47 (и + 1) блока 3 коммутации и выходов 48-1,...,48-п блока
11 элементов 4И, (К-1) выходов 491,...,49-(К-1) блоков 13-1,...,13и элементов 2И, выход 50, стробирующий вход 51, (n + 1) входов
52-1,...,52-п блока 8 элементов
ЗИ-ИЛИ.
Входы 38-1,..., 38-и блока 1 наличия информации являются входными шинами 14-1,..., 14-п и соединены с первыми входами всех элементов блока 2 элементов 2И-ИЛИ-НЕ, кроме первого, первый вход которого соединен с прямым выходом блока 6 триггера команды и пятым входом блока
7 управления.
Соответствующие вторые входы блока 2 элементов 2И-ИЛИ-НЕ соединены с соответствующими выходами блока 3 коммутации, с соответствующими вторыми входами блока 8 элементов ЗИ-.
ИЛИ, с соответствующими четвертыми входами блока 11 элементов 4И и с первыми входами соответствующих блоков 13 элементов 2И, которые в каждом блоке объединены между собой.
Нулевой выход блока 3 коммутации соединен с первым входом первого
1200403 элемента 5И, второй вход которого соединен с нулевым выходом дешифратора 9 и седьмым входом блока 7 управления.
Соответствующие ..выходы блока 1 наличия информации соединены с соответствующими третьими входами блока 8 элементов ЗИ-ИЛИ.
К третьему входу нулевого элемента блока 8 элементов ЗИ-ИЛИ подключен инверсный выход блока 6 триггера команд, который соединен с шестым входом блока 7 управления.
Выход блока 8 управления ЗИ-ИЛИ соединен с третьим входом блока 3 коммутации. Нулевой выход блока 1 . наличия информации соединен с первым входом блока 7 управления, первым входом блока 6 триггера команд, с нулевым входом блока 4 контроля, с первым входом блока 3 коммутации и с одним входом второго, элемента
И 12, второй вход которого соединен с выходами блока 2 элементов 2И-ИЛИНЕ, а выход которого соединен с R-входом триггера 10, S-вход которого соединен с соответствующим вы- . ходом блока 3 коммутации, а выход которого соединен с четвертым входом блока 7 управления, нулевый выход которого соединен с объединенными третьими входами блока 11 элементов
4И, с первым входом блока 4 контроля, с вторым входом блока 3 коммутации. Первый выход блока 7 управления соединен с третьим входом блока 4 контроля, с четвертым входом которого соединен четвертый вход блока 3 коммутации, последний выход дешифратора 9 и объединенные первые входы блока 11 элементов 4И и вторые входы блоков 13 элементов 2И.
Соответствующие выходы дешифратора 9 соединены с вторыми входами соответствующих элементов блоков 13 элементов 2И. Третий выход блока 7 управления соединен с вторым входом блока 6 триггера команд.
Соответствующие выходы блока 4 контроля соединены с соответствующими входами дешифратора 9.
Первая тактовая шина 16 соединена с вторым входом блока 4 контроля и вторым входом блока 7 управления, вторая тактовая шина 17 соединена с нулевым входом блока 3 коммутации, объединенными первыми входами блока 8 элементов ЗИ-ИЛИ, объединенными вторыми входами блока 11 эле50
55 цу и на выходе 9-1 дешифратора 9 появляется логическая единица.При этом на выходах 29 и 30 блока 7 управления также присутствуют логические единицы. На шину Готовность" поступает сигнал логического нуля. От заднего фронта сигнала на выходе 30 блока 7 управления сбрасывается блок 6 триггера команд.
При этом устанавливается в единицу триггер 10, блокируется блок 7 управления, записывается очередная ментов 4И и третьим входом блока 7 управления.
Шина 18 "Готовность" соединена с нулевым входом блока 7 управления причем с первого по четвертый выхо) ды блока 7 управления, выходы блока
11 элементов 4И, выход первого элемента 5И и выходы блоков 13 элементов 2И являются соответствующими
10 выходными шинами 15.
Коммутатор каналов с переменным циклом работы работает следующим образом.
В исходном состоянии вхопные,сигналы на входных шинах 14,,...,14 равны нулю, входной сигнал на шине Готовность равен единице, а на первую 16 и вторую 17 тактовые шины поступают импульсные последователь2б ности.
Так как отсутствует информация, на выходе 39-1 с блока 1 наличия информации формируется нуль, а на выходах 39-1,...,39-п блока 1
25 наличия информации имеются логические единицы. Нуль с выхода 39-1 блока 1 наличия информации, поступая на вход 20 блока 7 управления устанавливает его в единицу, блокирует поступление импульсов с первой 16 и второй 17 тактовых шин, приводит блок 7 управления в исходное состояние, устанавливает блок 6 триггера команд в единицу, обнуляет триггер 12, устанавливает
35 в исходное состояние блок 3 коммутации и блок 4 контроля.
Предположим, что на входных шинах 14-2 и 14-и присутствуют ло40 гические единицы. Тогда на выходе
39-1 блока 1 наличия информации возникает единица и снимается блокировка с блока 7 управления.При, первом цикле, пока блок 6 триггера команд в единице, на выходе 28 бло-.
45 ка 7 управления единица, увеличивается состояние блока 4 на едини1 2004
S единица в блоке 4 контроля. Поэтому на выходе 47-1 блока 3 коммутации присутствует логическая единица
По условию присутствия логического нуля на выходной шине 14-1 отсутствует сброс триггера 10. Поэтому по условию присутствия единицы на выходе 27 блока 7. управления подтверждается установка в единицу триггера
10 и модифицируется на единицу сос- 1Î ,тояние при логическом нуле на выходе 47-1 блока 3 коммутации. При этом
3 = 0 3
ЬЫМ4 > ЬИХ 2
=1 но так как
U = 1 по и логических единицах г на выходах 47-2 блока 3 коммутации !5 и входной шине 14-2 устанавливается в ноль триггер 10 и блок 7 управления начинает второй цикл работы. По появлению единицы второго цикла на выходе 28 блока 7 управления уве - 20 личивается на единицу состояние бло03 d ка 4 контроля, что вызывает строб на выходе 9-1 дешифратора 9.
Так как на выходе 47-2 блока коммутации единица, то строб с выхода
9-1 проходит только через блок
13-2 элементов 2И. При возникновении единицы на выходе 31 блока 7 упвавлеIt ния снимается сигнал с шины.18 Готовность" и блокируется блок 7 управления.При повторном появлении нуля на шине 18 "Готовность" блок 7 управления разблокируется и начинается третий цикл работы.
При каждом. повторном цикле по единице на выходе 28 блока 7 управления заносится в блок 4 контроля единица и появляется соответствующий строб на выходе дешифратора 9, которым опрашивается очередной такт информации, пока не закончатся все К обращений.
7б
1У
27
2З
&он!
1 200403
6nogZ
1200403 бФОК 7
Ае. 7
&Ои 1f
I
l !
Фиг. 10
ВНИИПИ Заказ 195 Тираж 871 Подписное
Филиал ППП "Патент", г.ужгород, ул.Проектная, 4





