Делитель частоты следования импульсов
ДЕЛИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИШУЛЬСОВ, содержащий счетчик импуль сов, входы управления которого соединены с шинами управления, счетный вход - с входной шиной и входом синхронизации триггера, разрядные выходы , кроме первого,- с входами дешифратора первой ступени, а выход первого разряда - с первым входом дешифратора второй ступени, второй вход которого соединен с выходом дешифратора первой ступени, а выход - с информационным входом триггера, отличающийся тем, что, с целью повьшения его быстродействия, выход дешифратора второй ступени соединен с входом разрешения записи счетчика импульсов, а третий вход с выходом триггера. О) О)
СОЮЗ СОВЕТСКИХ
ОСА Л Н«
РЕСГЮБЛИК ц Н 03 К 23/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ABTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
llO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3403628/18-21 (22) 12. 03. 82 (46) 23.07.84. Бюп. Ф 27(72) Г.А. Пыко и Г.Г. Кравцов (53) 621. 374. 44 (088.8) (56) 1. Авторское свидетельство СССР
Ф 839065, кл. Н 03 К 23/00, 198 1.
2. Заявка ФРГ Ф 2450920, кл. Н 03 К 21/36, 1977 (прототип) . (54)(57) ДЕЛИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ
ИМПУЛЬСОВ, содержащий счетчик импульсов, входы управления которого соединены с шинами управления, счетный вход — с входной шиной и входом син„„SU„„1104667 А хронизации триггера, разрядные выходы, кроме первого, — с входами дешифратора первой ступени, а выход первого разряда — с первым входом дешифратора второй ступени, второй вход которого соединен с выходом дешифратора первой ступени, а выход — с информационным входом триггера, о т— л и ч а ю шийся тем, что, с целью повышения его быстродействия, . выход дешифратора второй ступени соединен с входом разрешения записи счетчика импульсов, а третий вход— с выходом триггера.
1 i 104
Изобретение относится к импульсной техники н может быть использовано в устройствах автоматики, вычислительной и измерительной техники.
Известен делитель частоты следования импульсов с переменным коэффи5 циентом деления, содержащий счетчик импульсов, элементы совпадения, триг. гер и элементы И-НЕ 1 J.
Недостатком устройства является низкое быстродействие, определяемое задержками распространения сигнала в элементах совпадения и многовходовом элементе И-НЕ.
Наиболее близким по технической сущности к предлагаемому является делитель частоты,. содержащий счетчик импульсов, входы управления которого соединены с шинами управления, счетный вход — с входной шиной и входом с0 синхронизации триггера, разрядные выходы, кроме первого, — с входами дешифратора первой ступени, а выход первого разряда — с первым входом дешифратора последней ступени, второй вход которого соединен с выходом дешифратора первой ступени, а выход — с информационным входом триггера 2 .
Недостаток известного устройства— низкое быстродействие, а именно, при увеличении . разрядности счетчика дешифратор наполнения необходимо строить по ступенчатой схеме, в результате чего в нем увеличивается задержка в момент записи кода, т.е. при размыкании обратной связи. 35
Цель изобретения — повьппение быстродействия.
Для достижения поставленной цели в делитель частоты следования импуль-40 сов, содержащий счетчик импульсов, входы управления которого соединены с шинами управления, счетный входс входной шиной и входом синхронизации триггера, разрядные выходы, кро- 45 ме первого, — с входами дешифратора первой ступени, а выход первого разряда — с первым входом дешифратора второй степени, второй вход .которого соединен с выходом дешифратора пер- 50 вой ступени, а выход — с информационным входом триггера, выход дешифратора второй ступени соединен с входом разрешения записи счетчика импульсов, а третий вход — с выходом 55 триггера.
На чертеже представлена структурная схема устройства.
667
Устройство содержит счетчик 1 импульсов, дешифратор 2 первой ступени, дешифратор 3 второй ступени, триггер 4, входную шину 5, шины (6-1)-(6-N) управления, нри этом счетный вход счетчика 1 соединен с входом синхронизации триггера 4 и шиной
5, входы управления с шинами управления (6-1)-(6-М), разрядные выходы, начиная с второго, — с входами дешифратора 2, а выход первого разряда— с первым входом дешифратора 3, второй вход которого соединен с выходом дешифратора 2, третий вход †. с выходом триггера 4, а выход — с информационным входом триггера 4 и с входом разрешения записи счетчика 1.
Устройство работает следующим образом.
В момент наполнения счетчика 1 на выходе дешифратора 2 появляется сигнал, разрешающий начальную установку счетчика 1. В момент прихода тактового импульса, который обеспечивает начальную установку счетчика 1 и срабатывание триггера 4, сигнал с его выхода блокирует дешифратор 3.
В результате этого сигнал на выходе дешифратора.исчезает до того, как срабатывает дешифратор первой ступени 2. После начальной установки цикл работы устройства повторяется.
Минимальный период повторения импульсов на шине 5 (Т „ ) определяется формулой
Т =1 +Т (4)
Твх=1и 3 О,,х где Фц — длительность импульса на шине 5, Т вЂ” максимальное время задержЗ,ос. ч ки при замыкании и размыкании обратной связи.
Время задержки при замыкании обратной связи равно где 1 — задержка срабатывания перОМ вого разряда счетчика 1; — задержка срабатывания де,Д т п шифратора 3 второй ступени.
Время задержки при размыкании обратной связи равно 2 tат А; (3) где 1 — задержка срабатывания тригQT гера 4.
Как видно из формул (2) и (3) при одинаковом быстродействии триггеров
1104667
Составитель О. Кружилина
Техред С;Мигунова
Корректор Л.Пилипенко
Редактор Е.Лушникова
Заказ 5321/43
Тираж 862 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 счетчика 1 и триггера 4 Ф =1 Т =т ат и быстродействие устройства ойределяется временем включения и выключения дешифратора 3 второй ступени. Для сравнения с прототипом укажем, что без триггера 4 Т определяется форму2 лой
+ = Qg Д. 1. *1
1О где 1 аМ вЂ” время срабатывания триггера
И-ro разряда по счетному входу; — время срабатывания дешифра, тора первой .ступени.
Так как %а = 4а„, то Г ) т .
Период повторения импульсов определяется временем 1 „+ t
Применение предлагаемого устройства Ьозволит выполнить технические требования по быстродействию, упростить электрическую схему, провести дальнейшую миниатюризацию за счет получения воэможности применения микросхем более высокой степени интеграции, что позволит уменьшить вес, габариты, снизить потребляемую мощность и стоимость.


