Реверсивный преобразователь-распределитель импульсов
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву Ф 663108 (22) Заявлено 10. 04. 81 (21) 3297716/18-21 с присоединением заявки ¹ (23) Приоритет
Р11М. Кп.
Н 03 К 17/62
Государственный комитет
СССР по делам изобретений и открытий
Опубликовано 30.1082. Бюллетень № 40
153) УДК 621. 382 (088. 8) Дата опубликования описания 30.10.82 (72) Автор изобретения
В.И.Редченко (71) Заявитель (54) РЕВЕРСИВНЫЯ ПРЕОБРАВОВАТЕЛЬ-РАСПРЕДЕЛИТЕЛЬ
ИИПУЛЬСОВ
Изобретение относится к электронике, может найти применение в системах и приборах автоматического контроля и регулирования и вычислительной технике для согласования цифровых устройств с исполнительными органами шагового типа, для формирования сиг налов, распределенных по нескольким каналам управления.
По основному авт.св. Р 663108 известен реверсивный преобразовательраспределитель импульсов, содержащий первый и второй триггеры основного и первый и второй триггеры вспомогательного регистра, элементы И и элементы ИЛИ, причем единичные выходы первого .и второго триггеров основного регистра соединены с первыми входами первых элементов И, выходы которых связаны с нулевыми входами соответствующего первого и второго триггера вспомогательного регистра, единичные входы первого и второго триггеров основного регистра соединены с выходами соответственно первого и вТорого элементов
ИЛИ, а выходы первых и вторых элементов И связаны с входами третьего элемента ИЛИ, а также третий, четвертый, пятый, шестой, седьмой, восьмой, девятый, десятый, одиннадцатый и двенадцатый элементы И, четвертый и пятый элементы ИЛИ, два инвертора, дополнительный триггер и блоки управления тактами и сийхронизации, причем выходы триггеров основного регистра соединены с входами блока синхронизации, первые входы
1() вторых элементов И связаны с нулевыми выходами триггеров основного регистра,.нулевые входы которых соединены соответственно с выходами четвертого и пятого элементов ИЛИ, 15 вторые входы первых и вторых элементов И связаны с выходом первого инвертора, выходы вторых элементов
И соединены соответственно с единич" ными. входами первого и второго триггеров вспомогательного регистра, выход третьего элемента ИЛИ связан с входом блока управления тактами и входом второго инвертора, выход которого соединен с первыми входами одиннадцатого и двенадцатого элементов И, единичный выход первого триггера вспомогательного регистра связан с первыми выходами четвертого, пятого, девятого н десятого элементов И, нулевой выход первого триггера вспомогательного
970696 регистра соединен.с первыми входами третьего, шестого, седьмого и восьмого элементов И, единичный выход второго триггера вспомогательного регистра связан с вторыми входами третьего, четвертого, седьмого и десятого элементов И, нулевой выход второго триггера вспомогательного регистра соединен с вторыми входами пятого, шестого, восьмого и девятого элементов И, третьи входы третьего, четвертого, пятого и шес.того элементов И связаны с выходом одиннадцатого элемента И, третьи входы седьмого, восьмого, девятого и.десятого элементов И соединены с выходом двенадцатого элемента И, выход третьего элемента И связан с первым входом первого элемента ИЛИ, второй вход которого соединен с выходом восьмого элемента И и входом блока управления тактами, выход четвертого элемента И связан с входом
Олока управления тактами и первым входом пятого элемента ИЛИ, второй вход которого соединен с выходом 25 седьмого элемента И, выход пятого элемента И связан с входом блока управления тактами и с первым входом четвертого элемента ИЛИ, второй вход которого соединен с выходом десятого 30 элемента И, выход шестого элемента И связан с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом девятого элемента И и входом блока управления тактами, третьи входы первого и второго, а также четвертого и пятого элементов
ИЛИ соединены с соответствующими входами блока управления тактами, вторые входы одиннадцатого и двенад- 4О цатого элементов И связаны с входом первого инвертора и выходом блока управления тактами, третьи входы одиннадцатого и двенадцатого элементов И соединены соответственно с 45 нулевым и единичным выходами дополнительного триггера, а также с соответствующими входами блока управления тактами, а входы дополнительного триггера связаны с соответствующими выходами блока управления тактами $11.
Недостатками этого распределителя является то, что при работе в широком диапазоне температур и при разбросах временных характеристик элементов схемы в нем может возникнуть ложная отработка информации в момент прохох<дения заднего фронта входного импульса, а именно: первый инвертор разрешает перезапись информации через элементы И переза- 60 писи на триггеры вспомогательного регистра в тот момент, когда импульс на любом из выходов первого, второго, четвертого и пятого элементов ИЛИ еще не закончился. B этом случае 65 триггеры вспомогательного регистра устанавливаются в следующее положение до окончания импульса на входах триггеров основного регистра, и устройство отрабатывает ложную информацию, которая затем опять переписывается на вспомогательный, регистр.
Это снижает надежность и требует подбора элементов по временным характеристикам.
Цель изобретения — повышение надежности работы.
Поставленная цель достигается тем, что в устройство по авт.св. Р 663108 дополнительно введен восьмивходовой элемент ИЛИ, входы которого соответственно соединены с выход <ми третьего, четвертого, пятого, шестого, седьмого, восьмого, девятого и десятого элементов И, а выход — с дополнительным входом первого инвертора.
На чертеже показана функциональная схема предлагаемого реверсивного преобразователя-распределителя импульсов.
Реверсивный преобразователь-распределитель содержит блок 1 синхронизации, построенный на переключателях и элементах И-ИЛИ-НЕ и представляющий собой дешифратор, первый и второй триггеры 2 и 3 основного ре- гистра,- первые элементы И 4, вторые элементы И 5, первый и второй триггеры 6 и 7 вспомогательного регистра, первый элемент ИЛИ 8, третий, четвертый, пятый, шестой, седьмой, восьмой, девятый и десятый элементы И 9-16, второй, третий, четвертый и пятый элементы ИЛИ 17-20, одиннадцатый и двенадцатый элементы И
21 и 22, первый инвертор 23 с дополнительным входом, второй инвертор 24, дополнительный триггер 25 знака, блок 26 управления тактами построенный на триггере со счетным входом и переключателях и представляющий собой управляеьый делитель частоты, шину Вход 27, шину Реверс 28, шину Прямой вход
29 и восьмивходовой элемент 30 ИЛИ. б
Устройство работает следующим образом.
При отсутствии импульсов на входной шине 27 через первый инвертор, 23 разрешается прохождение сигналов через элементы И 4 и 5 перезаписи только в том случае, когда на выходах элементов И 9-16 будут низкие потенциалы, т.е. входы триггеров 2 и 3 основного регистра .полностью отключатся от выходов триггеров б и 7 вспомогательного регист ра. В этом случае разрешение переза.,писи информации через элементы И 4 и 5 с выходов триггеров 2 и 3 на
970696 входы триггеров б и 7 будет произ- вертора 24, выходной импульс через водиться только при наличии нулевых распределяющий элемент И 21 реверса сигналов как на.первом, так и на поступает на элементы И 9, 11, 12, дополнительном при помощи" восьми-. 13 управления реверсом, которые форвходового элемента ИЛИ 30 входах мкруют на выходе одного из управинвертора 23. В этом случае пол5 ляющих элементов И 17-20 сигнал, костью устраняется ложная отработ- опроккдывающий Один из испОлнитель ка информации в момент прохождения ных триггеров 2 и 3 в состояние, заднего фронта импульса на входе соответствующее отработке шага в ре27 при любых условиях и разбросах версе. временных характеристик элементов После окончаниЯ вхОДного импульса элементы И 3 и 4 перезаписи открыПеред поступлением входных км- ваются и новое состояние исполнипульсов на шину Вход 27 триг- тельных триггеров 2 и 3 перезапигер 25 знака устанавливается в по- сывается на промежуточные триггеры ложение 1 или 0 микрокоман15 б к 7. Далее цикл повторяется. дой на шине Прямой ход 29 кли Таким образом промежуточные тригшине Реверс 28, подготавливая геры 6 и 7 вспомогательного регистраспределяющие элементы И ?1 кли ра запоминают предыдущее состояние
И 22 прямого хода или реверса. Ие- исполнительных триггеров 2 и 3 и посзависимо от состояния триггера 25 ле поступления на шину Вход
20 н Вхо 27 знака входные импульсы, проходя через входного импульса Управляют Рабочими инвертор 23 своим передним фронтом триггерами 2 и 3 в следующем порядке: закрывает элементы И 3 и 4 перезапи- для Режима прямого хода при состоянии си, т. е. отключают входы триггеров Триггеров б и 7 1 и 0 исполб и 7 вспомогательного регистра от 25 нительный триггер 3 устанавливается
11 111 ° 1 выходов триггеров 2 и 3 основного ре- в 1 ; при состоянии 1 и 1
t l A l l гистра. исполнительный триггер 2 — в 0
tt 11 11 I I
После полного отключения элемен- прк состоянии 0 и 1 исполI I 111 I тов И 3 и 4 перезаписи элемент ИЛИ 8 нительный триггер 3 — в 0; при вырабатывает сигнал, соответствую- 30 состоянии 0 и 0 исполнительщий уровню 0,, который, управляя ный триггер 2 — в 1 . инвертором 24 разрешает прохождение входного импульса через распределяю-. Далее цикл повторяется. щие ячейки И 21 или И 22 реверса или
Для режима реверса: при состоянии пРЯмого хода. ПРИ осуществлении пРЯ- 35 промежуточных триггеров 6 и 7 1
1 \ мого ХОДа микрокоманДой по шине ПРЯ- к 110 соответственно ис лнктел -. мой ход 29 триггер 25 знака уста- . Ный триггер 2 устанавливается в сосHGBJIHBéßòñß В пОлОжение 1 . В этОм,. t 0 1 Пp oooTo}}HHH 11(11 случае входной импульс, прохоця через, 0 t TpHrrep 3 в 1 » 1 при состораспределяющий элемент И 22 пРямого 4Q янии 0 » и 1 триггер 2 - в хоДа, постУпает на элементы И 10, 14, 111 при состоянии 1 и 1
15 и 16 УпРавления пРямого хода, ко- триггер 3 - в состояние торые в зависимости от состояния триггеров 6 и 7 фор ру о ми ют на выходе .
Далее цикл повторяется.
ОДнОгО из У Р ного из управляющих элементов ИЛИ
Как показывает схемно-технический
17-20 сигнал, опрокидывающий один анализ предлагаемое устройство наиз абочих триггеров 2 илк 3 основно-. >}}>« ° Р из р р дежно работает при любых разбросах го егистра в состояние, соответстгор р в ю ее от аботке шага в прямом ходе. воеменных характеристик элементов вующ р ль- схемы, что на порядок и более увелилементы И 3 4 резаписи откры- чивает показатели его надежности лементы И 3 и 4 перезаписи отк я новое состояние исполнительвосьмивходового элемента ИЛИ, дополных триггеро игге ов 2 и 3 переписывается нктельного входа первого инвертора. на промежуточные триггеры 6 и 7, т.е. устройство готово для отработки следующего импульса на шине
Формула изобретения Вход 27. Далее процесс повторяется. ве са триг Реверсивный преобраэователь-расПри осуществлении реверса тригся микооко- пред ел ль импульсов по авт..
60 Р 663108 о т л и ч а ю щ и и
I 1 с 28 в сосмандой по шине Реверс с я тем, .что, с целью повышения натояние е 0 т.е. вслед за отклют.е. в дежности работы,. он дополнительно чением входов промежуточных триггет восьмивходовой элемент исполнитель- содержит вос ров 6 и 7 от выходов
ИЛИ, входы которого соответственно ных тригг р е ов 2 и 3 и появление
65 соединены с выходами третьего, четраэрешающего сигнала на выходе ин970696
ВИИИПИ Заказ 8426/76 Тираж 959 Подписное
Филиал ППП "Пайвен ". г.ужгород, ул. Проектная,4 вертого р пятого р шестого седьмого восьмого, девятого и десятого элементов И, а выход — с дополнительным входом первого инвертора.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
Р 663108s кл. Н 03 К 17/62, 1971.



