Блок считывания для доменного запоминающего устройства
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
<в959156 (61)Дополнительное к авт. сеид-ву(22) Заявлено 100281 (21) 3235900/18-24 (jМ К т 3 с присоединением заявки ¹â€”
G 11 С 7/00
Государственный комитет
СССР ио делам изобретений.и открытий (23) Приоритет (53)УДК 681 327.6 (088. 8) Опубликовано 150982.. Бюллетень ¹ 34
Дата опубликования описания 15. 09 82 (72) Автор. изобретения
A.È. Савельев,"„.., КЯМ31 А Я
1 1! А|1;," 3 11;0- ) П;ХН "!""СЕЛЯ (71) Заявитель
Московский ордена Трудового Красного Зн мени 55 < 0 текстильный институт им .А.Н.Косыгина (54) БЛОК СЧИТЫВАНИЯ ДЛЯ ДОМЕННОГО ЗАПОМИНАЮЩЕГО
УСТРОЙСТВА
Изобретение относится к вычисли-. тельной технике и предназначено для использования в доменных запоминающих устройствах.
Известен блок считывания для.доменного запоминающего устройства, содержащий резисторный датчик, подключенный к. источнику питания и к входам усилителя считывания. Для повышения помехозащищенности усилитель считывания и резисторный датчик соединены через мостовую сХему (1 1. Однако такое соединение не обес- . печивает высокую помехозащищенность усиления сигнала чтения с доменного накопителя.
Наиболее близким техническим ре шением к данному изобретению является блок считывания дпядоменного запоминающего устройства, который в цепях селекции сигнала содержит магнитореэисторные датчики. Эти датчики при считывании сигнала подвергаются действию .трех полей - домена, токов управления и токов рассеяния доменопродвигающей структуры.
Томи рассеяния и управления создают на входе усилителя считывания помехи, которые частично подавляются. за счет дифференциального включения компенсационного датчика (2).
Недостатком этого блока является то, что в нем отсутствуют схемные решения, позволяющие оптимальное воспроизведение сигйалов чтения с учетом изменения амплитуды и форчун сигнала за счет наложения помех.
Целью изобретения является повышение надежности блока считывания для доменного запоминающего устройства.
Поставленная цель достигается тем, что в блок считывания для доменного запоминающего устройства, содержащий магнитореэисторный датчик, вход которого соединен с шинами питания, усилитель считывания, первый вход которого соединен с выходом формирователя стробирующего импульса, и,эталонный элемент памяти, введейы йнтегрирующий элемент, ключ, дифференцирующий элемент и одновибратор, вход которого соединей с первым входом усилителя считывания,, второй вход которого подключен к выходу интегрирующего элемента, первый вход которого ооединен с выходом ключа, а другие - с выходами магниторезисторного датчика, вход
959156 магниторезисторного датчика соединен с пер зым выходом эталонного эле мента памяти, второй вход которого соединен с входом формирователя стробирующего импульса, а вход эталонного элемента памяти является входом блока считывания, выход одновибратора подключен к входу диф ференцирующего элемента, выход которого соединен с входом ключа, вы" ход усилителя считывания является выходом блока считывания.
На чертеже представлена схема блока считывания для доменного запоминающего устройства.
Блок содержит магниторезисторный датчик 1, первый вход которого соединен с шиной питания 2 .и с эталон- ным элементом памяти 3, другой выход которого подключен к входу формиро вателя стробирующего импульса 4. Вы.ход формирователя стробирующего импульса 4 подсоединен к входу одновибратора 5 и к первому входу усилителя считывания б; второй вход которого подключен к выходу интегрирующего элемента 7. ПЕрвый вход интег рирующего элемента 7 соединен с выходом ключа 8, а другие - с выходами магниторезисторного дачитка 1.
Вход ключа 8 соединен с выходом дифференцирующего элемента 9, вход которого подсоединен к выходу одновибратора 5.
Блок работает следующим образом.
При считывания сигнала с-.помощью магниторезисторного датчика 1 на вход - выход последнего подается постоянное питакщее йапряжение. В предлагаемом блоке, кроме питающего постоянного напряжения, на вход магниторезисторного датчика 1 подается эталонный сигнал с одного из выходов эталонного элемента памя-. ти 3, имеющий ту же форму,что и идеальный информационный сигнал чтения.
В этом случае передаточная функция магниторезисторного датчика 1 будет иметь такой же вид, что и сигнал чтения, т.е. на выходе магниторезисторного датчика 1 при считывании происходит квадратичное пре1 образование сигнала. Далее преобразованный сигнал поступает на вход интегрирующего элемента 7. Полученный таким путем сигнал можно опре.делить по соотношению;
30
1,5 — 2 раза.
35 формула изобретения
Блок считывания для доменного запоминающего устройства, содержащий
40 магниторезисторный датчик, вход которого соединен с шинами питания, усилитель считывания, первый вход которого соединен с выходом формирователя стробирующего импульса, и
45 эталонный элемент памяти, о т л и— ч а ю шийся тем, что, с целью повышения надежности блока считывания, в него введены интегрирующий. элемент, ключ, дифференцирующий элемент и одновибратор, вход которого соединен с первым входом усилителя считывания, второй вход которого подключен к выходу интегрирующего элемента,.первый вход которого соединен с выходом. ключа, а другиес выходами магниторезисторного датчика, вход магниторезисторного датчика соединен с первым выходом эталонного элемента памяти, аторой выход которого соединен с входом формирователя стробирующего ямпульса., а вход эталонного элемента памяти является входом блока считывания, выход однбвибратора подключен к входу дифференцирукщего элемента, вы 65 ход которого соединен с входом клюI где
u ()
U 7i)коэффициент передачи магниторезисторного датчика; сигнал чтения; сигнала эталонного элемента паййти, время задержки эталонного сигнала.
Такое преобразование сигнала,согласно потенциальной помехоустой чивости, имеет оптимальные характе ристики помехозащищенности. далее корреляционный сигнал U(t) поступает на вход усилителя считывания 6.
На другой вход усилителя считывания б подается импульс строба с выхода формирователя стробирующегО импульса 4, который формируется по сигналу, поступившему на его вход с второго выхода эталонного элемента памяти 3. С выхода формирователя стробирукщего импульса 4 подается сигнал на вход одновибратора. 5. За счет длительности импульса одновибратора определяется время корреляции сигнала чтения, так как импульс с одновибратора подается на вход дифференцирующего элемента 9.
С выхода дифференцирующего элемента поступает сигнал на .вход ключа 8.
При поступлении импульса на вход ключа 8 происходит установка интегрирующего элемента 7 в исходное состояние, что необходимо для подготовки блока к воспроизведению следующего сигнала чтения.
Сравнительный анализ предлагаемого блока с известным показал, что, для достижения повышенной надежности он не требует Дублирования. Это позволяет снизить себестоимость в
959156
Составитель А. Савельев.
Редактор О. Персиянцева Техред H.Ãàéäó корректор Ю. Макаренко
Заказ 7050/70
Тираж 622 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб,, д. 4/5
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 ча,выход усилителя считывания является выходом блока считывания.
Источники информации, принятые во внимание при экспертизе
1. "Электроника", т. 52, 9 9, с. 26-27.
2. "Электроника", т. 52, 9 23, с. 42-45 (прототип).


