Устройство для коррекции ошибок приемника факсимильных сигналов
Союз Советских
Социалистических
Республик
ОП ИСАНИЕ
ИЗЬ6РЕТЕН ИЯ
К АВТОРСКОМУ СВМДЕТЕЛЬСТВУ (iii 946008 (6l ) Дополнительное к авт. свил-ву ¹ 61 3520 (22) Заявлено 08.12.80 (2I ) 3215500/180с) (51) М. Кл.
Н 04 N 1/40 с присоединением заявки М аеа3Аарстеевлый комнтет (23) Приоритет .—
IIo делам лзабретемий н вткркткй
Опубликовано 23.07.82. Бюллетень № 27
Дата опубликования описания 26.07.82 (53) УДК 621 397 (088.8) (72) А втор изобретения
В. С. Ляшевич
ЕСТ,т) М4",1aa%" (71) Заявитель (54) УСТРОИСТВО ДЛЯ КОРРЕИ1ИИ ОШИБОК
ПР! !ЕМНИ КА ФАКСИМИЛЬНЫХ СИГНАЛОВ
Ф
Изобретение относится к телеграфии.
По основному авт. св. ¹ 613520 известно устройство для коррекции ошибок приемника факсимильных сигналов, 5 содержащее блок запоминания, вход которого подключен к первому входу управляемого переключателя, а первый выход — ко второму входу управляемого переключателя, блок выделения несовпадений и после-то довательно соединенные блок выделения зон приращения и блок запрета, выход которого подключен к третьему входу управляемого переключателя, а второй вход блока запрета подключен к выходу блока выделения несовпадений, первый и второй входы которого подключены соответственно к входу и первому выходу блока запоминания, причем второй выход блока запоминания подключен к входу блока 2О выделения зон прирашения $1) .
Недостаток известного устройства заключается в том, что в условиях повышенной интенсивности помех, когда повышается вероятность поражения наиболее корот ких сигналов, известное устройство может вносить дополнительные искажения в сигнал изображения, что приводит к некоторому снижению точности воспроизведения телекоп ий.
11ель изобретения — повышение точности коррекции.
Поставленная цель достигается тем, что в устройство для коррекции ошибок приемника факсимильных сигналов введены включенные между входом устройства и тактовым входом блока запоминания последовательно соединенные блок выделения фронтов, реверсивный счетчик, дешифратор, элемент И с инверсией и задержкой по одному входу и элемент ИЛИ, причем второй вход элемента И с инверсией и задержкой по одному входу подключен к входу тактовых импульсов и вычитающему входу реверсивного счетчика, вход запрета которого соединен с выходом дешифратора, выход блока выделения фронтовсо вторым входом элемента ИЛИ, первый
3 су460 допод!Н1!Телы1ый ВыхОд !)110KQ зс!поминания соединен с до !олнительным входом блока выделения зон прира1!1ения, а второй - с дополнительным входом блока выделения несовпадений.
На фиг. 1 представлена структурная электрическая схема устройства для коррекции ошибок приемника факсимильных сигналов; на фиг. 2 - фрагмент изображе ия, подлежащего передаче; на фиг. 3- tp соответствующий участок телекопии с ошибками за счет помех и апертурными искажениями. (Развертка по строкам происходит слева направо; ошибочные участки обозначены дополнительной штриховкой слева направо и сверху вниз ); на фиг. 4фрагмент телекопии после обработки в известном устройстве коррекции: ошибочный белый участок во второй строке сохраняется, ошибочный черный участок в третьей ур . строке убирается, но появляется ошибочный белый участок, так как сигнал черного теперь не имеет аналога в предыдущей строке; на фиг. 5 — фрагмент телекопии с коррекцией по алгоритму предлагаемого устройства; на фиг. 6 и 7 - временные диаграммы, поясняющие работу предлагаемого устройства, а также алгоритм формирования тактовых импульсов, управляющих работой блока запоминания.
Устройство для коррекции ошибок приемника факсимильных сигналов содержит блок 1 запоминания, вход которого подключен к первому входу управляемого переключателя 2, а первый выход — к
85 второму входу управляемого переключателя 2, блок 3 вэ1деления несовпадений, по-. следовательно соединенные блок 4 выделения зон приращений и блок 5 запрета, Щ выход которого подключен к третьему входу управляемого переключателя 2, а второй вход блока 5 запрета подключен к выходу блока 3 выделения несовпадений, первый и второй входы которого подключены соответственно к входу и первому выходу блока 1.запоминания, второй выход которого подключен к входу блока
4 выделения зон приращений, а также включенные между собой входом устройства и тактовым входом блока 1 запоми- о нания последовательно блок 6 выделения фронтов, реверсивный счетчик 7, дешифратор 8, элемент 9 И с инверсией и задержкой по одному входу и элемент 10 ИЛИ, причем второй вход элемента О И с инверсией и задержкой по одному входу подключен к входу тактовых импульсов и вы« читающему входу ронер .ивного счетчика 7, вход запрета которого связан с Выходом дешифратора 8, выход блока 6 выделения фронтов — со вторым входом элемента 10
ИЛИ, первый дополнительный выход блока
1 запоминания соединен с дополнительным входом блока 4 выделения эон приращений, а второй - с дополнительным входом блока 3 выделения несовпадений.
На фиг. 6 а представлены периодические тактовые импульсы, поступающие на вход синхронизации устройства, на фиг.6бвходной сигнал, соответствующий первой строке при сканировании изображения на фиг. 2. B моменты переходов входного сигнала О1!Ок 6 выделения фронтов вырабатывает импульсы (фиг. 6 в), которые через элемент ИЛИ 10 поступают на тактовый вход блока 1 запоминания, а также на суммирующий. вход реверсивного счетчика 7, переводя его в состояние, отличное от нуля. Сигнал с выхода дешифратора (фиг. 6 г) разрешает реверсивную работу счетчика 7 и запрещает с небольшой согласующей задержкой прохождение периодических импульсов на тактовый вход блока 1 запоминания до момента перехода реверсивного счетчика
7 в нулевое состояние (фиг. 6 д). Результирующий сигнал на тестовом входе блока 1 запоминания показан на фиг. Ge.
Сигнал (фиг. 7 а) соответствует первой строке изображения. На тактовый вход блока 1 запоминания поступает при этом последовательность импульсов (фиг. 7 б).
Сигнал от второй строки (фиг. 7 a) не содержит переходов (штриховкой показано место, где должен быть импульс, пораженный помехой). На тактовый вход блока 1 запоминания при этом поступает периодическая последовательность импульсов (фиг. 7 г) .
На фиг. 7 д условно показаны высоким уровнем ячейки блока 1 запоминания, в которой записана единица, т. е. высокий уровень сигнала, а низким уровнем— ячейка, в которой записан нуль.
Текущим является сигнал (фиг. 7 е), который записывается в блок запоминания по командам (фиг. 7 ж). Считывание си1налов двух предыдущих строк также происходит в моменты, определяемые импульссами (фиг. 7 ж). Сигнал, задержанный на время двух строк развертки, показан на фиг. 7 з, на время одной строки — па фиг. 7 и. В известном устройстве зона приращений по сигналу предыдущей !роки показана на фиг. 7 и. В предлагаемом устройстве эона прира1дения опредсляс1 я
5 9460 по сигналу фиг. 7 з, или по сигналу фиг. 7и, На диаграмме фиг. 7к показана эона приращений, которая в данном случае составляет 1 бит от переходов сигнала фиг.7з; в этой зоне запрещается замещение текущего сигнала. В известном устройстве определяется несовпадение текущего сигнала с предыдущим. В предлагаемом уст ройстве несовпадение текущего сигнала должно произойти как с сигналом, эадер- 10 жанным на время строки, так и с сигналом, задержанным на время двух строк развертки (фиг. 7 л) . Замещение текущего сигнала задержанным на время строки развертки происходит согласно сигналу (фиг. 7 м), и на выходе заявляемого устройства вырабатывается откорректированный сигнал (фиг. 7н), иэ которого ус1 ранен только ошибочный импульс.
Изобретение позволяет повысить ка- 20 чество факсимильных иэображений, принятых в условиях помех, ввиду полного устранения явления удвоения ошибок, свой« ственного известному устройству.
Формула изобретения
Устройство для коррекции ошибок приемника факсимильных сигналов по авт.
08 6 св. № 613520, о т л и ч а ю ш е е с я тем, что, с целью повышения точности коррекции, в него введены включенные между входом устройства и тактовым входом блока запоминания последовательно соединенные блок выделения фронтов, реверсивный счетчик, дешифратор, элемент
И с инверсией и задержкой по одному входу и элемент ИЛИ, причем второй вход элемента И с инверсией и задержкой по одному входу подключен к входу тактовых импульсов и вычитаюшему входу реверсивного счетчика, вход запрета которого соединен с выходом дешифратора, выход блока выделения фронтов — со вторым входом элемента ИЛИ, первый дополнительный выход блока запоминания соединен с дополнительным входом блока выделения зон приращений, а второй - с дополнительным входом блока выделения несовпадений.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
¹ 613520, кл. Н 04 и 1/40, 1977 (прототип) .
946008
Фиг3 фиг.5
ВН11И11И Заказ 5351/75 Тираж 688 Подписное
Фипиал Г1ПП "Патент". г. Ужгород, ун. Проектная, 4



