Интегрирующий преобразователь "аналог-код
Союз Советскин
Социалистические
Республик
ОП ИСЯНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ()940298 (6l ) Дополнительное к авт, свил-ву И 809560 (51) М. Кл.
Н 03 К 13/20 (22) Заявлено 24. 12.80 (21) 3222667/18-21 с присоединением заявки М—
3Ъоударсткнный комнтет
СССР (23) Приоритет
Опубликовано 30.06.82. Бюллетень %24
Дата опубликования описания 30 .06 .82 по яелем нзобретеннй н открытнй (53) УДК 681 ° 325 (088.8) (72) Авторы изобретения
А. Б. Андреев, А. И. Федонин, В. И. Фролов и Л. Д. Гарин —-ql
Пензенский филиал Всесоюзного научно- сследовательского технологического института приборостр ения - : (71) Заявитель (54) ИНТЕГРИРУЮЩИЙ ПРЕОБРАЗОВАТЕЛЬ АНАЛОГ-КОД
Изобретение относится к цифровой электроизмерительной технике и может быть использовано в составе информационно-измерительных систем автоматического контроля радиоэлектронных
5 элементов, их узлов и технологических процессов.
По основному авт. св. к 809560 известен преобразователь, содержащий источник образцового напряжения, два резистора, два ключа, интегратор на основе усилителя постоянного тока с конденсатором в цепи отрицательной обратной связи, повторитель напряжения BTopoN конденсатор ВТороН уси литель постоянного тока, компаратор, кодирующее устройство, генератор тактовых импульсов (/) Недостатком известного преобразо.- 20 вателя является низкая точность, обусловленная тем, что на результат
его преобразования оказывает цттиямие помеха, аддитивная с входным сигналом.
Цель изобретения - повышение точности устройства.
Поставленная цель достигается тем, что в известное устройство дополни", тельно введены узел выделения помехи и управляемый интегратор, причем первый управляющий вход управляемого интегратора соединен с выходом генератора тактовых импульсов, второй управляющий вход управляемого интегратора подключен к выходу компаратора, второй вход которого соединен с выходом управляемого интегратора, сигнальный вход которого подсоединен к выходу узла выделения помехи, вход которого подключен к входной клемме.
На фиг. 1 представлена структурная схема устройства; на фиг. 2временные диаграммы, поясняющие рабо= ту устройства.
Преобразователь содержит источник
1 образцового напряжения; первый и
3 94029 второй резисторы 2 и 3, первый и второй ключи 4 и 5, интегратор 6 на основе усилителя 7 постоянного тока с конденсатором 8 в цепи отрицательной обратной связи, повторитель 9 напряжения, второй конденсатор 10,. второй усилитель 11 постоянного тока, компаратор 12, кодирующее устройство
13, генератор 14 тактовых импульсов, узел 15 выделения помехи, управляе- 10 мый интегратор 16.
На временных диаграммах 17 - входной сигнал устройства, являющийся .
7 суммой полезного сигнала U> и помехи
U1„(t); 18 - выходной сигнал генера- )5 тора тактовых импульсов; 19 — изменение напряжения на выходе управляемого интегратора 16; 20 — изменение напряжения на выходе усилителя 11 постоян-ного тока; 21 — изменение напряжения на выходе интегратора 6; 22 — входной сигнал кодирующего устройства 13, Устройство работает следующим образом.
К моменту времени t3 на выходе уп- >5 равляемого интегратора 16 сформируется напряжение, обусловленное влиянием помехи U„(t ) за время
1 ф
Ц = — --- J U„(t)dt, е„ где à — постоянная интегрирования управляемого интегратора 16.
Принцип действия предлагаемого
35 устройства до момента времени t4 не отличается от алгоритма работы известного устройства.
В момент времени t выходное на å пряжение интегратора 6 достигает зна8 4 чения напряжения, сформированного управляемым интегратором 16, т. е.
"м Цы
При соблюдении равенства t = RZC8 функция преобразования устройства
Х
N = — — ТК, Uî В2 где Т вЂ” период тактовых импульсов;
К вЂ” коэффициент преобразования кодирующего устройства 13, т. е. в устройстве влияние помехи
V (t) не сказывается на результат преобразования.
Таким образом, предлагаемое устройство является более точным, по сравнению с известным.
Формула изобретения °
Интегрирующий преобразователь аналог-код по авт. св. N 809560, отличающийся тем, что, с целью повышения точности, в него дополнительно введены узел выделения помехи и управляемый интегратор, причем первый управляющий вход управляемого интегратора соединен с выходом генератора тактовых импульсов, второй управляющий вход управляемого интегратора подключен к выходу компаратора, второй вход которого соединен с выходом управляемого интегратора, сигнальный вход которого соединен с выходом узла выделения помехи, вход которого подключен к входной клемме.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство CCCP
У 809560, кл. H 03 K 13/20, 1979 (прототип).
940298
Составитель В. Махнанов
Редактор В. Петраш Техред M. Гергель Корректор А. Ференц
Заказ 4686/77 Тираж 959 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5 филиал ППП "Патент", г. Ужгород, ул. Проектная, 4



