Логарифмический преобразователь
ОП ИСАНИЕ
ИЗОБРЕТЕН Ия
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союэ Советских
Социапистических республик (iii940182 (6l ) Дополнительное к авт. сеид-ву (22) Завалено 29. 12.80 (21) 3225807/18-24 с присоединением заявки М (51)М. Кл.
G 06 G 7/24 (23) Приоритет
9кудерстевяяыЯ кянятят
CCCI яо делам яэвбретеяяЯ я втярмтяЯ
Опубликовано 30.06.82. Бюллетень ¹ 24
Дата опубликования описания 02.07.82 (53) УДК 68l.335 (088.8) ! = : СУС0 . .) 38 A%
11 АТЕЖ НОТЕХНИЧЬСКА1} М ЖЩ, (72) Автор изобретения
Р. В. Бегота
Львовский ордена Ленина политехнический инст (71) Заявитель комсомола (54) ЛОГАРИФМИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
1
Изобретение относится к устройствам преобразования аналоговых электрических сигналов по логарифмическому закону и может быть использовано в аналоговых вычислитель5 ных машинах.
Один из известных логарифмических преобразователей содержит операционные усилители, логарифмирующие элементы и элемент термокомпенсации (11.
Однако данный логарифмический преобразователь характеризуется низк ой точностью работы.
Наиболее близким к предлагаемому .является логарифмический преобразователь, содержащий первый и второй логарифмирующие блоки, сумматор и элемент термокомпенсации 1 2 1.
Недостатком известного логарифмического преобразователя является низкая точность раб оты всле дствие не достат очной термокомпенсации.
Цель изобретения - повышение точности работы.
Укаэанная цель достигается тем, что в логарифмический преобразователь, содержащий соединенные последовательно первый логарифмнрующий блок и сумматор, к другому входу сумматора подключен элемент термокомпенсации, вход . первого логарифмирующего блока является входом логарифмического преобразователя, и второй логарифмирующий блок, введены антилогарифмирующий блок, дополнительный сумматор и вычитатель, причем вход первого логарифмнрующего блока соединен с первыми входамн дополнительного сумматора и вычитателя, выход сумматора через антилогарифмирующий блок подключен к второму входу вычитателя, выход которого соединен с вторым входом дополнительного сумматора, выход которого подключен к входу второго логарифмирующего блока, выход второго логарифмирующего блока является
3 9401 выходом логарифмического преобразовател я.
На чертеже изображена функциональная схема предлагаемого логарифмического преобразователя.
На схеме устройства обозначены вход
l логарифмического преобразователя, первый логарифмирующий блок 2, сумматор 3, антилогарифмирующий блок 4, вычитатель 5, дополнительный сумматор 6, tO второй логарифмирующий блок 7, элемент
8 термокомленсации, выход 9 логарифмического преобразователя.
Логарифмический преобразователь работает следующим образом. 15
Входной сигнал поступает через дополнительный сумматор 6 на вход второго логарифмируюшего блока 7. Одновременно входной сигнал поступает на первый логарифмирующий блок 2, с его вы- щ хода через сумматор 3 на антилогарифмирующего блока 4. Общий коэффициент передачи цепи из первого логарифмирующего блока 2, сумматора 3 и антилогарифмирующего блока 4 равен единице. В случае, когда нет сигнала с выхода элемента 8 термокомленсации, выходной сигнал антилогарифмирующего блока 4 равен сигналу на входе 1. Соответственно выходной сигнал вычитателя 5 равен нулю. Поэтому сигнал с входа 1 логарифмируется вторым логарифмирующим блоком 7 и на выходе 9 формируются сигнал, пропорциональный логарифму входного сигнала.
Отклонение температуры окружающей среды от номинальной воспринимается элементом 8 термокомпенсации, сигнал с выхода которого поступает на вход сумматора 3. По этой причине на выхо40 де антилогарифмирующего блока 4 сигнал отличается от сигнала на входе l. Следовательно, на выходе вычитателя 5 формируется сигнал термокомленсации температурной нестабильности второго лога45 рифмирующего блока 7, что приводит к
82 1 повышению точности работы в диапазоне те мператур.
Таким образом, предлагаемый логарифмический преобразователь по сравнению с известным обладает новым качеством — более высокой точностью работы за счет компенсации температурной погрешности второго логарифмирующего блока 7. формула изобретения
Логарифмический преобразователь, содержащий соединенные последовательно первый логарифмируюший блок и сумматор, к другому входу сумматора подключен элемент термокомпенсации, вход первого логарифмирующего блока является входом логарифмического преобразователя, и второй логарифмирующий блок, отличающийся тем,что,с целью повышения точности работы, в него введены антилогарифмируюший блок, дополнительный сумматор и вычитатель, причем вход первого логарифмирующего блока соединен с первыми входами дополнительного сумматора и вычитателя, выход сумматора через антилогарифмируюший блок подключен к второму входу вычитателя, выход которого соединен с вторым входом дополнительного сумматора, выход которого подключен к входу второго логарифмирующего блока, выход второго логарифмирующего блока является выходом логарифмического преобразователяе
Источники информации, принятые во внимание при экспертизе
l. Шило В. Л. Линейные интегральные схемы в радиоэлектронной аппаратуре.
М., "Советское радио, 1979, с. 174178, рис. 4. 18. б.
2. Справочник по нелинейным схемам.
Под ред. Шейнголда Д. М., "Мир, 1977, с. 466-469, фиг. 4.2.8 (прототип).
9401 82
Составитель О. Ограднов
Редактор В. Пилипенко Техред А. Ач корректор Г. Решетняк
Заказ 4670/72 Тираж 731 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушскаи наб., 4/5
Филиал ППП Патент, r. Ужгород, ул. Проектная, 4


