Частотно-фазовый дискриминатор
Союэ Советск ин
Социапистичесиик
Республик
ОП ИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ >936376 (6!) Дополнительное к авт. свид-ву (22) Задавлено 17. 1 l 80 (21) 3006441/18-21 с присоединением заявки № (23) Приоритет (5l) M. Кл, Н 03 0 13/00
Ркударсжнньй коинтет
CCCP нв дйнни нзнбнатеннй н атннытнй
Опубликовано 15.06.82. Бюллетень № 22
Дата опубликования описания 17 06 82 (53) Уд К 621 ° 376.
5 (088. 8) (j2) Автор изобретения
С. В. Заянкаускас
Каунасский политехнический институт им. Антайаса Снечкуса (71) Заявитель (54) ЧАСТОТНО-ФАЗОВЫЙ ДИСКРИМИНАТОР
Изобретение относится к радиотехнике и автоматике и может быть использовано в устройствах автоподстройки частоты и Фазы.
Известен частотно-фазовый дискри" минатор, содержащий логические схемы и триггеры (11.
Однако этот дискриминатор не обеспечивает достаточный уровень выходного сигнала в случае малой частотной,, расстройки.
Наиболее близким к данному изобретению по технической сущности является частотно-фазовый дискриминатор, содержащий пять схем И-НЕ, Фазовый и два блокирующих триггера, в котором входы фазового триггера подключены к входам дискриминатора и к входам двух схем И-НЕ, к вторым входам которых подключены соответственно основ- 20 ной и инверсный выходы фазового триггера, а к выходам - входы установки нуля блокировочных триггеров и по одному входу третьей схемы И-НЕ. Инверсные выходы блокировочных триггеров соединены с их входами установки единицы через ту же схему И-НЕ, а основные выходы соответственно — с первыми входами четвертой и пятой схем
И-НЕ, при этом второй вход пятой схемы И-НЕ соединен с выходом четвертой схемы И-НЕ, второй вход которой подключен к инверсному выходу фазового триггера (2), Этот дискриминатор характеризуется недостаточной точностью, обусловленной влиянием длительности импульсов входных серий, а также отсутствием входов управления работой.
Цель изобретения — повыаение точности дискриминатора и обеспечение возможности управления дискриминатором.
Поставленная цель достигается тем, что в частотно-Фазовом дискриминаторе, содержащем Фазовый и два блокировочных триггера, триггеры выполнены ввиде J К-триггеров, причем Ю и К
936376 входы фазового и первого блокировочнаго триггера и соответственно К вЂ” и т — входы второго блоки ровочного триггера подключены к входам дискпиминатора, инверсный и основной выходы фазового триггера - к выходам дискриминатора и соответственно к входам установки единицы первого и второго блокировочных триггеров, основные выходы которых подключены соответствен- 0 но ко входам установки нуля и единицы фазового триггера, а входы установки нуля — к управляющим входам дискриминатора. йа чертеже приведена принципиальная электрическая схема дискриминатора.
Дискриминатор содержит триггеры
1.-3, первый и второй блокировочные и фазовый триггеры соответственно. На о входы 4 и 5 подаются сравниваемые сигналы, выходные сигналы снимаются с выходов 6 и 7. На управляющие вхо«ды О и 9 можно подать сигналы управления дискриминатором. 25
Принцип работы дискриминатора заключается в следующем.
Дискриминатор имеет два режима работы: режим сравнения частот и режим сравнения фаз. Переход от режима сравнения частот к режиму сравнения фаз происходит автоматически при сближении входных частот. Фазовый режим имеет место тогда, когда на входах установки единицы и нуля тригге35 ра 3 действуют разрешающие уровни дискриминатор работает как триггерный фазовый дискриминатор. В случае повышения частоты сигнала, действующего на входе 4, основной выход триг4О гера 1 поддерживает триггер 3 в состоянии нуля (на основном выходе).
Аналогично, в случае превышения частоты сигнала, действующего на входе 5, триггер 3 фиксируется в состоя45 нии единицы триггером 2. Это режим сравнения частот. Например, в случае превышения частоты сигнала входа 4 над частотой сигнала входа 5 обязательно возникает состояние, при котором между двумя активными фронтами импульсов входа 5 присутствуют два активные фронты импульсов входа 4.
Первый фронт импульсов входа 4 записывает нуль в триггер 3. Единица с его инверсного выхода разрешает действовать триггеру 1, и второй фронт импульсов со входа 4 записывает нуль в триггер 1, что переключает триггер 3 в состояние нуля, а это, в свою очередь, фиксирует триггер 2 в состоянии единицы. После этого к входным сигналам чувствителен только триггер 1, но изменение его состояния не влияет на состояние триггера 3, так как выходные сигналы триггера 1 только подтверждают состояние нуля триггера 3. Запаздывание сигналов в триггере 1 способствует принци пу работы дискриминатора.
При работе дискриминатора в системе автоподстройки частоты расстройка между частотами сигналов входов 4 и 5 уменьшается под действием обратной связи, После смены знака частотной расстройки, т.е. котда частота сигнала входа 5 становится чуть выше частоты сигнала входа 4, между двумя активными фронтами сигнала входа 4 появляются два активные фронты сигнала входа 5. Первый фронт записывает единицу в триггер 1, что разрешает действовать триггеру 3. Второй фронт записывает единицу в триггер 3
Далее активный фронт сигналов входа 4 записывает в триггер 3 нуль. После этого активный фронт от входа 5 опять может записывать в триггер 3 единицу, и это уже функционирование дискриминатора в фазовом режиме, Как правило, К вЂ” триггеры имеют группы Т и 1I -входов и могут быть образованы группы входов дискриминатора для когерентных групп сравниваемых сигналов. Сигналы на управляющие входы 8 и 9 могут быть поданы, например, с целью торможения работы дискриминатора или фиксирования его состояния в одном из двух состояний режима частотного сравнивания. При подаче на управляющий вход. 8 уровня, переключающего триггер 1 в состояние нуля, триггер 3 фиксируется в состоянии нуля триггером 1, а триггер 2 в состоянии единицы триггером 3. В случае использования управляющего входа 9 соответствующие триггеры фиксируются в противоположных состояниях.
Выполнение триггеров дискриминатора в виде,ТК -триггеров, а также то, что входы (сигнальные, основные входы дискриминатора подключены только к Х- и К -входам триггеров, т.е. входам нечувствительным к длительности импульсов, делает его работу независимой от длительности импульсов, что повышает точность дискриминатора. Управляющие входы дискриминатора обеспечи9363 вают дополнительные функциональные возможности при его использовании.
Формула изобретения
Частотно-фазовый дискриминатор, содержащий фазовый и два бпокировочных триггера, отличающийся тем, что, с целью повышения точности и обеспечения возможности управления о дискриминатором, триггеры выполнены в виде тК -триггеров, причем т- и К
-входы фазового и первого блокировочного триггера и соответственно К вЂ” и т-входы второго блокировочного триг- 5 гера подключены к входам дискримина76 б тора, инверсный и основной выходы фазового триггера — к выходам дискриминатора и соответственно к входам установки единицы первого и второго блокировочных триггеров, основные выходы которых подключены соответственно к входам установки нуля и единицы фазового триггера, а входы установки нуля — к управляющим входам дискриминатора.
Источники информации, принятые во внимание при экспертизе
1 ° Авторское свидетельство СССР 566603, кл. Н 03 D 13/00 1977.
2. Авторское свидетельство СССР
Ч 566301, кл. Н 03 З 13/00, 1977.
Составитель И. Катанова
Редактор К. Волощук Техред И. I aApy Корректор H. lliaPoma
Заказ 4254/73 Тираж 959 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035 Москва Ж-35 Paymcwaa наб, д. 4/5
Филиал ППП "Патент", r. Ужгород,.ул. Проектная,


