Устройство для измерения коэффициента ошибок
(72) Авторы изобретеиия
И.Я. Вертлиб и Ф.Г. Гордон (7!) Заявитель (54) УСТРОЙСТВО ДЛЯ ИЗИЕРЕНИЯ КОЭФФИЦИЕНТА
ОШИБОК
Изобретение относится к электросвязи и может использоваться для определения коэффициента ошибок дискретных каналов связи.
Известно устройство для измерения коэффициента ошибок, содержащее последовательно соединенные анализатор ошибок и счетчик ошибок, счетчик числа, первый и второй. индикаторы числа и последовательно соединенные счетчик степени-и индикатор степени (lj.
Однако точность измерений известным устройством невысока.
Цель изобретения - повышение точности измерений.
Для достижения этой цели в известное устройство для измерения коэффициента ошибок введены первый триггер, счетчик циклов, последовательно соединенные блок считывания, счетчик обратного счета,- второй триггер, ключ, делитель и блок сравнения, первый и второй буферные регистры, элемент задержки, последовательно соединенные первый элемент И, третий триггер, второй элемент И и первый элемент ИЛИ и последовательно соединенные третий элемент И и второй элемент ИЛИ, IlpH этом выход анализатора ошибок через первый триггер соединен со вторым входом второго триггера, третий вход которого соединен с управляющими входами счетчика числа, первого и второго буферных регистров и блока считывания, с первым входом первого элемента И, со входом элемента задержки и со входом счетчика. циклов, на который подан сигнал цикловой синхронизации, первый и второй выходы счетчика ошибок. соединены соответственно с сигнальным входом блока считы-. вания и со вторым входом первого элемента ИЛИ, выход которого соединен с первым входом счетчика степени, второй вход которого соединен с выходом второго элемента ИЛИ, второй
90784 вход которого соединен с первым выходом счетчика циклов, второй выход которого соединен со вторым входом блока сравнения, выход которого соединен со вторым-входом делителя и с сигнальным-входом счетчика чис ла, вход установки которого соединен с третьим входом делителя и с выходом элемента задержки, первый и второй выходы счетчика числа соединены со вторыми .входами соответственно первого и второго элементов И, первый и второй входы и второй выход третьего триггера соединены соответственно с первым входом третьего элемента И,, со вторым входом второго элемента И и со вторым входом третьего элемента И, соответствующие сигнальные выходы счетчика числа соответственно через первый и второй буферный регистры соединены со входами соответственно первого и второго индикаторов числа, выход ключа, на второй вход которого поданы тактовые импульсы, соединен с тактовым входом счетчика обратного счета, а на объединенные второй вход первого триггера, третий вход третьего триггера и управляющий вход счетчика степени подан сигнал сброса.
На чертеже представлена. структурная электрическая схема предлагаемого. устройства.
Устройство для измерения коэффициента ошибок содержит .анализатор ошибок, счетчик 2, ошибок, блок 3 считывания, ключ 4, счетчик 5 обратного счета, счетчик 6 числа, счетчик 7 циклов, блок 8 сравнения, делитель 9, первый и второй буферные регистпы IO и 1I, первый и второй
40 индикаторы 12 и 13 числа, счетчик
14 степени, индикатор 1 степени, первый 16 и второй 17 элементы ИЛИ, первый 18, второй 19 и третий 20 элементы И,. первый 21, второй 22.и третий 23 триггеры и элемент 24 задержки.
Устройство работает следующим образом, Пусть длительность .цикла сброса равна N = 100 тактов, отображение числа - двухразрядное (А,B), При сбросе, привязанном во времени к циклу 1Ц, счетчик 14 устанавливается íà - (I+IgN), т.е. на 10, первый триггер 21 устанавливается в состояние, при котором на входе установки второго триггера
0 4
Z2 будет низкий уровень, и сигнал с е о выхода закрывает ключ 4.
Пусть в течение цикла с анализатора 1 поступило две ошибки. Одновременно с поступлением первой ошибки перебрасывается первый триггер 21, который снимает блокировку в oporo триггера 22, который в свою очередь блокировал ключ 4 при отсутствии ошибок.
Через И тактов после сброса поступает сигнал первого цикла 1Ц,которым в буферные регистры 10 и 11 переносится из счетчика 6 записанная информация. Третий триггер 23 не изменяет своего состояния. Этим же сигналом цикла IЦ, поступающим в блок 3 осуществляется перенос накопленного количества ошибок из счетчика 2 в счетчик 5, а также перебрасывается второй триггер 22, открывая ключ 4, через который тактовая частота Тl-1 со входа устройства поступает на счетчик 5, вычитая из него имеющееся в нем количество ошибок. Сигналом цикла IЦ через элемент 24 задержки сбрасывается десятичный счетчик счетчика 6 и делитель
9. Таким образом, при Пош < 10 происходит умножение ошибок на десять, что компенсируется тем, что степень при сбросе устанавливается на "1" больше, чем Ig N.
Перенесенные две ошибки в счетчике представляет двадцать ошибок, которые через ключ 4 поступают на делитель 9, представляющий собой десятичный счетчик, сбрасываемый выходным сигналом блока 8. 8 счетчике 7 к этому моменту записан один цикл, т.е. на выходе блока 8 будет сформировано двадцать импульсов, которые поступают на вход декадного счетчика счетчика 6.Импульс заполнения декадного счетчика счетчика 6 поступает через первый элемент И 18, который открыт. сброшенным третьим триггерои 23 на вход вычитания счетчика
14 через первый элемент ИЛИ 16; задним фронтом импульса переводится в состояние "1" третий триггер 23,закрывая первый элемент И 18. В счетчике 6 будет записано число двадцать, которое с учетом фиксированной запятой будет представлено в дальнейшем (при поступлении следующего цикла), как число "2,0";
5 907840 б
В этот же период времени в счетчик 2 поступают очередные ошибки из анализатора 1. Пусть в этот период поступило еще три ошибки, т.е. суммарное количество ошибок сос- 5 тавило пять.
Импульс второго цикла поступает в счетчик 7, переносит число "2,0" в буферные регистры 10 и 11, число отображается индикаторами 12 и 13.0д- 10 навременно вторым сигналом цикла 1Ц из счетчика 2 в счетчик 5 переносится пять ошибок, при этом через первый элемент И 18 импульс 1Ц не пройдет, так как он открывается задним фронтом цикла 1Ц.
Формула изобретения
Устройство для измерения коэффициента ошибок, содержащее последова1ельно соединенные анализатор ошибок и счетчик ошибок, счетчик числа,первый и второй индикаторы числа и последовательно соединенные счетчик степени и индикатор степени, о тл и ч а ю щ е е с я тем, что, с целью повышения точности измерений, введены первый триггер, счетчик цик" лов, последовательно соединенные блок считывания, счетчик обратного счета, второй триггер, ключ, делитель и блок сравнения, первый и второй буферные регистры, элемент задержки, последовательно соединенные . первый элемент И, третий триггер, второй элемент И и первый элемент ИЛИ и последовательно соединенные трвтий элемент И и второй элемент ИЛИ, при этом выход анализатора ошибок через первый триггер соединен со вторым входом второго триггера, третий вход которого соединен с управляющи" ми входами счетчика числа, первого и второго буферных регистров и блока считывания, с первым входом первого элемента И, со входом элемента задерж. ки и со входом счетчика циклов, на который подан сигнал цикловой синхронизации, первый и второй выходы счетчика ошибок соединены соответственно с сигнальным входом блока считывания и со вторым входом первого элемента ИЛИ; выход которого соединен с первым входом счетчика степени, второй вход которого соеди" нен с выходом второго элемента ИЛИ, второй вход которого соединен с первым выходом счетчика циклов, второй выход которого соединен со вторым входом блока сравнения, выход которого соединен со вторым входом делителя.и с сигнальным входом счетчика числа, вход установки которого соединен с третьим входом делителя и с выходок элемента задержки,перIS го
35 ао
Вторым импульсом цикла 1Ц перебрасывается вновь второй триггер 22. открывая ключ 4, через который из счетчика 5 вычитается пятьдесят импульсов. Вторым импульсом цикла 1Ц, задержанным элементом 24 задержки, сбрасывается делитель 9. После сравнения с содержимым счетчика 7, которое равно двум, на выходе блока
8 формируется двадцать пять импульсов, поступающих на счетчик 6. Йналогично, после поступления десяти импульсов на выходе счетчика 6 будет сформирован импульс, который не пройдет через второй элемент И 19, так как третий триггер 23 находится в единичном состоянии и второй элемент И 19 закрыт.
Таким образом, после второго импульса цикла 1Ц в счетчике 6 будет записано двадцать пять импульсов. В промежутке между вторым и третьим сигналами цикла 1Ц ошибок не поступило и в счетчике 2 сохранилось прежнее число ошибок. В момент поступления третьего цикла 1Ц содержимое счетчика 6 переносится в буферные регистры 10 и 11 для отображения аналогично предыдущим случаям.
После десятого цикла на входе счетчика 14 формирувтся импульс добавления и вычитания. Импульс добавления формируется. и сдвигается на цикл при заполнении счетчика 7, импульс вычитания - в результате сравнения переменных ошибок с числом, записанным в старший разряд счетчика 7 циклов. формируемые импульсы, поступающие в счетчик 6, вызывают переполнение декады А, и появляется первый в данной серии импульс пе.реполнения, который компенсируется задержанным импульсом переполнения счетчика 7 .
Технико экономический эффект от использования предложенного устройства состоит в возможности сокращения при необходимости времени измерений, а также управления интервалом измере..ий в процессе измерений. вый и второй выходы счетчика числа соединены со вторыми входами соответственно первого и второго элементов И, первый и второй входы и второй выход третьего триггера соединены соответственно с первым входом третьего элемента И, со вторым входом второго элемента И и со вторым входом третьего элемента
И, соответствующие сигнальные выходы счетчика числа соответственно через первый и второй буферный регистры соединены со входами соответственно первого и второго ин907840 дикаторов, числа, выход ключа, на второй вход которого поданы твктовые импульсы, соединен с тактовым входом счетчика обратного счета,.а на обье диненные второй вход первого триггера, третий вход третьего триггера и управляющий вход счетчика степени подан сигнал сброса.
Источники информации, принятые во внимание при экспертизе
Авторское свидетельство СССР и 504308, кл.. Н 04 Ь11/08, 1974 (прототип).
907840
Заказ 619/72
Тираж 68 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, 6-35, Раушская наб., д. 4/5
Филиал ППП нПатент", г. Ужгород, ул. Проектная,4
Составитель Е. Любимова
Редактор И. Юрковецкий Техред О.Легеза Корректор В.Синицкая




