Блок приоритета
ОП ИСАНИЕ
ИЗЬВРЕТЕ Н ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советски к
Социапистичесник
Республик
««890394 (61) Дополнительное к авт. свид-ву (51)М. Кл.
G 06 F 9/46 (22) Заявлено 180480 (21) 2912258/18-24 с присоединением заявки РЙРюударстввнный кюитет
СССР ае йвлам кэобретений и открытий (23) Приоритет (53) УД3 681 ° 325 (088. 8) Опубликовано 15.12,81. Бюллетень р6 46
Дата опубликования описания 15;l2.81 (72) Авторы изобретения
Н.И. Лаврешин и E.À. Якушев (7I) Заявитель (54) БЛОК ПРИОРИТЕТА
Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах с общим полем запросов..
Известно устройство приоритета, содержащее триггеры, элементы ИЛИ, элементы ИЛИ-НЕ, недостатками такого устройст ва является бол ьшой объем оборудо вания (1) .
Наиболее близким по технической сущсущности и достигаемому результату к о изобретению является блок приоритета, содержащий триггеры, элементы И, элемент НЕ, элемент задержки и источник питания (21.
Недостатком этого блока является
его сложность.
Цель изобретения - упрощение устройстваа.
Пост а ален ная цел ь дости гает ся тем, v 20 что в блок приоритета,содержащии два элемента НЕ и два элемента И, введен элемент сложения по модулю 2, причем первые входы первого и второго эле2 ментов И являются соответственно первым и вторым входом запросов блока, выходы первого и второго элементов И соединены с входами соответственно первого и второго элементов НЕ, выходы первого и второго элементов НЕ соединены со вторыми входами соответственно второго и первого элементов
И, третий вход второго элемента И соединен с выходом элемента сложения по модулю 2, первый и второй входы этого элемент а соеди иены соот ее т ст ве нно с первым и вторым входами запросов блока, третий и четвертый входы элемента сложения по модулю 2 соединены с выходами соответственно второго и первого элементов НЕ.
На чертеже приведена структурная схема блока приоритета.
Блок содержит элементы И 1 и 2, элементы НЕ 3 и 4, элемент 5 сложения по модулю 2, входы 6 и 7 блока, выходы 8 и 9 блока.
0394
3 89
Блок приоритета работает следующим образом.
При включении питания блока на его выходе уровень логического "0". Логический элемент И 1 имеет приоритет трансляции входного сигнала, При од новременном появлении входных сигналов на входах 6 и 7 на выходе элемента 5 появляется уровень логического
"0", который блокирует элемент И 2, элемент И 1 открыт, и с выхода 8 снимается си гнал, который одновременно дополнительно блокирует элемент И 2 через элемент HE 3. По окончании входных сигналов схема приходит в исходное состояние.
Формула изобретения
Блок приоритета, содержащий два элемента HE и два элемента И, о тл и ч а ю шийся тем, что, с целью сокращения оборудбвания, он со- . держит элемент сложения по модулю 2, причем первые входы первого и второго элементов И являются соответственно первым и вторым входами запросов блока, выходы первого и второго элементов И соединены с входами соответственно первого и второго элементов
2о НЕ, выходы первого и второго элемен тов НЕ соединены со вторыми входами соответственно второго и первого элементов И, третий вход второго элемента И соединен с выходом элемента сло25 жения по модулю 2, первый и второй входы этого элемента соединены соответственно с первым и вторым входами запросов блока, третий и четвертый входы элемента сложения по модулю 2 зо соединены с выходами соответственно второго и первого элементов НЕ.
Источники информации, принятые во внимание при экспертизе
1. Авторское. свидетельство СССР
N 515111, кл. G 06 F 9/18., 1974.
2. Авторское свидетельство СССР
N 518771, кл. G 06 F 9/18, 1972 (прототип) .
ВНИИПИ Заказ 11007/78 Заказ 748 Подписное
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4
При неодновременном появлении сиг-налов на входах 6 и 7 блок приоритета обрабатывает входной сигнал, который
v пришел первым, а после него - другои.
Напри мер, пусть первым прошел си гнал на вход 6. Так как на входе. 7 логический "„0" (второй входной сигнал еще не пришел), на выходе элемента HE 4 будет "1" и сигнал с входа 7 пройдет на выход 8. ,С выхода элемента И 1 снимается сигнал, который через элемент HE 3 блокирует элемент И 2. После снятия первого входного сигнала, на выходе
И 1 появляется логический "0", который через элемент НЕ 3 снимает блокировку с элемента И 2, с выхода элемента .5 тоже поступает разрешающий потенциал, а так как второй входной сигнал еще не снят, на выходе элемента И 2 появляется сигнал, который бло4 кирует элемент И 1 через элемент HE
4 и поступает на выход 9.
Применение изобретения позволяет упростить устройство.

