Умножитель частоты
Союз Советскик
Социалистические
Республик
ОП ИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (iii881968 (6! ) Дополнительное к авт. свкд-ву (22) Заявлено 15.06.79 (21) 2782269/18-09 с присоединением заявки ¹ (23) Приоритет (5!)М. Кл.
Н 03 В 19/00!
Ьеудерстееиный комктет
СССР
II0 делам нзобретеннй и открытий
Опубликовано 15.11.81. Бюллетень № 42
Дата опубликования описания 15.11.81 (53) УДК 621.374..4 (088.8) (72) Автор изобретения
Л. И. Жогин (71) Заявитель (54) У МНОЖИТЕЛЬ ЧАСТОТЫ
Изобретение относится к умножителям частоты и может использоваться к генераторном оборудовании устройств проводной связи.
Известен умножитель частоты в и раз, содержащий последовательно соединенные инте5 гратор и пороговый элемент, К цепеи сравнения, каждая из которых состоит из последовательно соединенных делителя напряжения и компаратора, при этом другие входы компараторов всех цепей подключены к выходу инl0 тегратора, а также элемент исключающее ИЛИ, вход которого объединен с входом интегратора (1).
Однако известный умножитель частоты имеет значительное число входящих в него элементов.
Цель изобретения — упрощение умножителя частоты путем сокращения числа входящих в него элементов.
Для этого в умножителе частоты в и раз, содержащем последовательно соединенные интегратор и пороговый элемент, к цепей сравнения, каждая из которых состоит из последовательно соединенных делителя напряжения и компаратора, при этом другие входы компараторов всех цепей подключены к выходу интегратора, а также элемент исключающее ИЛИ, вход которого объединен с входом интегратора, цепи сравнения включены последовательно, вход первой цепи сравнения подключен к вы. ходу порогового элемента, выполненного с нулевым пороговым уровнем, а выход последней цепи сравнения соединен с другим входом элемента исключающее ИЛИ, при этом и
К= — 1
На фиг. 1 представлена структурная электрическая схема предложенного умножителя частоты; на фиг. 2 — временные диаграммы, поясняющие его работу.
Умножитель частоты в и раз содержит последовательно соединенные интегратор 1 и пороговый элемент 2, К цепей сравнения, каждая из которых состоит из последовательно соединенных делителя напряжения 3(3 — 1....
3 — К ) и компаратора 4(4 — 1,...4 — K), причем К = — — 1, n — целое, четное или и
881968
35 нечетное число, и элемент исключающее ИЛИ 5; выходные шины 6, 7 умножителя частоты соответственно при нечетном и четном и .
Для реализации предложенного умножителя частоты при нечетном п требуется 2 ком и+1 параторов 4 и 1 делителей напряжения 3, а для реализации четного и требуется Пи
2 компараторов 4, — -1 делителей напряжения 2
3 и один (независимо от n ) элемент исключающее ИЛИ 5.
Предложенный умножитель частоты работает следующим образом.
На вход умножителя частоты поступает входное напряжение прямоугольной формы (фиг. 2,а), которое должно быть умножено по частоте, например, в нечетное (п = 5) число раз. На выходе интегратора 1 формируется напряжение треугольной формы (фиг. 2, б)
Пороговый элемент переключается при переходе выходного напряжения с интегратора 1 через, нуль и на его выходе действует прямоугольное напряжение входной частоты, сдвинутое по фазе на 90 (фиг. 2, в), при этом на выходе первого делителя напряжения 3 формируется переменное опорное напряжение (фиг. 2, в). Поскольку оно поступает на инверсный вход первого компаратора 4, то он переключается синхронно-противофазно с пороговым элементом 2 и затем вновь при переходе треугольного напряжения через опорный уровень. При этом на выходе последнего K -го делителя напряжения 3 формируется переменное опорное напряжение (фиг. 2,r) которое сравнивается на К -том компараторе 4 с треугольным, в результате чего на вы4 ходе 6 умножителя частоты формируется выходное напряжение (фиг. 2, д).
Аналогичным образом происходит умножение частоты на четное число, выходное напряжение при этом снимается с шины 7.
Предложенный умножитель частоты прост в реализации.
Формула изобретения
Умножитель частоты в и раз, содержащий последовательно соединенные интегратор и пороговый элемент, К цепей сравнения, 15 каждая из которых состоит из последовательно соединенных делителя напряжения и ком паратора, при этом другие входы компараторов всех цепей подключены к выходу интегратора, а также элемент исключающее ИЛИ, вход которого объединен с входом интегратора, отличающийся тем,что, с целью упрощения умножителя частоты путем сокращения числа входящих в него элементов, цепи сравнения включены последовательно, вход первой цепи сравнения подключен к выходу порогового элемента, выполненного с нулевым пороговым уровнем, а выход последней цепи сравнения соединен с другим входом элемента исключающее ИЛИ, при этом зо 1 1
К= — -j
Источники информации, принятые во внимание при экспертизе
1, Авторское свидетельство ЧССР N 159591, кл. Н 03 В 19/00, опублик. 1974.
Уиг.1
881968 иг. 2
Составитель Г. Челей
Техред Т.Маточка Корректор Л. Бокшан
Редактор М. Хома
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4
Заказ 9996/84 Тираж 991 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5


