Устройство для контроля потери импульса

 

ии864535

Союз Советских

Соцнапнстнчеекнх

Реснублн

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТИДЬСТВУ (6! ) Дополнительное к авт. свид-ву (22) Заявлено 231079 (21) 2830949/18-21 (51jM. ИЛ.З с присоединением заявки ¹Н 03 К 5/18

Государственный комитет

СССР ио делам изобретений н открытий (23) Приоритет

Опубликовано 150981-Бюллетень № 34

Дата опубликования описания 150981

РМТК 681.326.75

088.8 (72) Автор изобретения

С.А.Каширин

1::.: д

I (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПОТЕРИ

ИМПУЛЬСА

Изобретение относится к импульсной технике и может быть использовано в радиоэлектронных устройствах различного назначения для обнаружения потери импульса в последовательностях импульсов, Известно устройство для обнаружения потери импульса, содержащее триггер, два квазиселектора, схемы

И и иЛИ и схему НЕ f1).

Недостатком устройства являетоя его сложность, Наиболее близким к предлагаемому по технической сущности является устройство для обнаружения потери импульса, содержащее квазиселектор и элемент задержки, входы которых соединены со входом устройства, триггер и элемент и, входы которых соединены соответственно с выходами 20 элемента задержки и квазиселектора, выход триггера соединен со вторым входом элемента И, выход которого является выходом устройства и соединен со сбросовым входом триггера(2). 25

Недостатком устройства является его сложность из-за наличия элемента задержки.

Цель изобретения . — Упрощение устройства. 30

Цель достигается тем, что в устройстве для контроля потери импульса " содержащее квазиселектор, вход которого соединен со входом устройства, а выход соединен со входом элемента

И, триггер, вход сброса которого соединен с выходом устройства и выходом элемента И, а выход соединен со вторым входом элемента и„ установочный вход триггера соединен с выходом кваэиселектора.

На чертеже представлена структурная электрическая схема устройства.

Устройство содержит квазиселектор 1, триггер 2 и элемент И 3,. Вход квазиселектора 1 соединен со входом устройства, а выход — с первым входом элемента И 3. Вход "Сброс" триггера 2. соединен с выходом устройства и выходом элемента И З, а выход— со вторым входом элемента И 3. Установочный вход триггера 2 соединен с выходом квазиселектора 1, Устройство работает следующим образом.

В исходном состоянии, когда импульсй на входе устройства отсутству ют на выходе квазиселектора 1 установлен уровень логической ".1", на выходе триггера 2 — уровень логичес864535

Формула изобретения

Источники информапии принятые so âíèìàíèå при экспертизе

1. Авторское свидетельство СССР .9 399057, кл. Н 03 K 5/18, 1973.

2. Авторское свидетельство СССР

Р 621081 кл. Н 03 К 5/18, 1978

{,прототип ..

ВНИИПИ Заказ 7830/84 Тираж 991 Подписное

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4 кого "0", В результате этого на вы" ходе логического элемента И 3, а следовательно, н на выходе устройства установлен уровень логического "u,"

При поступлении на вход устройства первого импульса контролируемой импульсной последовательности на выходе квазиселектора 1 устанавливается уровень логического "0", так как квазиселектор 1 переходит в режим измерения временного интервала между импульсами, Сигнал с выхода квазисе- 1О лектора 1 поступает также на установоч- ный вход триггера 2. Через промежуток времени, определяемый временем срабатывания триггера 2, на втором входе логического элемента И 3 появится f5 потенпиал напряжения, соответствующий уровню логической "1". Состояние на выходе логического элемента И 3 и, следовательно, на выходе устройства не изменится, так как появлению щ на втором входе логического элемента

И 3 потенпиала напряжения, соответ" ствующего уровню логической "1", предшествовало появление на первом входе логического элемента И 3 потенаиала напряжения, соответствующего уровню логического "О."„ снимаемого с выхода квазиселектора 1. Это состояние

-сохраняется в течение всего времени, пока временной интервал между двумя соседними импульсами в контролируе- ® мой последовательности не превысит временной интервал на измерение которого рассчитан квазиселектор..1. При превышении этого интервала, т.е. при пропадании импульса, на выходе квази- М селектора 1 установится уровень логической "1". При этом на выходе логического элемента И 3 появится нотенаиал напряжения, соответствукхций уровню логической " ". так как вы--- ход логического элемента И 3 соединен со входом "Сброс" триггЕра 2 и при этом с выхода квазиселектора 1 на установочный вход триггера 2 подается потенпиал напряжения, соответствующий уровню логической "1", то триггер 2 изменит свое состояние на противоположное. При этом на выходе логического элемента И 3 снова появится потенпиал напряжения, соответствующий уровню логического "0", так как с выхода тригг .ра 2 ко второму входу логического элемента И 3 приложен потенпиал напряжения, соответствующий уровню логического "0".

Устройство оказывается снова в исходном состоянии и готово к работе сформировав и выдав на свою выходную шину импульс, сигнализирующий î пропадании импульса в контролируемой импульсной последовательности, Таким образом, соединение установочного входа триггера с выходом квазиселектора позволяет упростить устройство для обнаружения потери импульса, отказавшись от использо- . вания в,устройстве элемента задержки„

Устройство для контроля потери импульса, содержащее квазиселектор, вход которого соединен со входом устройства, а выход соединен со, входом элемента И, триггер, вход сброса которого соединен с выходом устройства и с выходом элемента и, а выход соединен со вторым входом элемента И, о т л и ч а ю щ е е с я тем, что, с пелью упрощения устройства, установочный вход триггера соединен с выходом квазиселектора.

Устройство для контроля потери импульса Устройство для контроля потери импульса 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электротехнике и импульсной технике и может быть использовано для получения инфранизкочастотных импульсов, необходимых в цепях управления импульсной работой различных объектов железнодорожной автоматики, формируемых релейно-контактными узлами

Изобретение относится к оборудованию систем автоматизации научных исследований в ядерной физике и смежных областях и может использоваться для измерения интенсивности импульсных сигналов, статистически распределенных во времени

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д
Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д

Изобретение относится к импульсной цифровой технике

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности
Наверх