Интегратор
ОП ИСАНИЕ
Союз Советскик
Социалистическик
Республик (iii834715
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 28.12.79 (21) 2862970/18-24 с присоединением заявки №вЂ” (23) Приоритет— (51) М, Кл э
G 06G 7/186
Гаеударстееннмй кемитет
СССР
Опубликовано 30.05.81. Бюллетень № 20
Дата опубликования описания 05.06.81 (53) УДК 681.335 (088.8) по делам нэобретений н открытий (72) Автор изобретения
В. С. Федотов (71) Заявитель (54) ИНТЕГРАТОР
Изобретение относится к вычислительной и импульсной технике, предназначено для выполнения интегрирования и других линейных операций в аналоговых вычислительных машинах и может быть использовано в измерительной технике.
Известны интеграторы, содержащие интегрирующую RC-цепь и инвертирующий усилитель, выход которого подключен к конденсатору, а вход — к точке соединения К и
С. В таком устройстве выходное напряжение пропорционально интегралу входного. Наличие в интеграторе усилителя с коэффициентом усиления К позволяет уменьшить погрешность интегрирования приблизительно в К раз (1).
Недостаток его заключается в относительно низкой точности интегрирования, которое выполняется с погрешностью от единиц процентов по десятых долей процента.
Наиболее близким по технической сущности является интегратор, состоящий из дифференциального операционного усилителя, инвертирующий вход которого подключен ко входу RC-цепи, а неинвертирующий заземлен через резистор. Выход усилителя подключен к другому выводу конденсатора.
Параллельно конденсатору подсоединен электронный ключ. Источник входного сигнала U (t) подключается на вход интегратора со стороны резистора RC-цепи.
На точность интегрирования оказывает влияние нелинейность передаточной функции интегратора, которая определяется двумя факторами: напряжение на конденсаторе при его заряде через резистор изменяется по экспоненте; а не по прямой; параллельно конденсатору подключено сопротивление ключа, наличие которого изменяет велину и форму передаточной функции, усугубляя ее нелинейность.
Передаточная функция с учетом шунтирующего влияния сопротивления ключа R„ описывается выражением, представленным
I> в виде разложения в ряд Маклорена
W=-KPt: " "
7 Ra где . = (1 + К) RC, где к — коэффициент передачи.
Первый член этого выражения представляет собой идеально линейную прямую, а второй — параболическое отклонение от этой прямой. Члены высших порядков весьма малы. Их влиянием пренебрегают (2).
834715
Недостаток такого интегратора заключается в том, что его параметры t,= (1 + .1К)КС, R ограничивают точность интегрирования, а влияние параметра R ïðèíöèпиально не устранимо.
Цель изобретения — повышение точности интегрирования за счет значительного ослабления влияния постоянной времени (за счет ее увеличения) и полного исключения влияния шунтирующего действия сопротивления ключа.
Поставленная цель достигается тем, что в интегратор, содержащий последовательно соединенные первый масштабный резистор и интегрирующий конденсатор, включенные между входом и выходом интегратора, дифференциальный операционный усилитель, инвертирующий вход которого подключен к общему выводу первого масштабного резистора и интегрирующего конденсатора, а неинвертирующий вход через второй резистор подключен к шине нулевого потенциала, и ключ, ьход которого подключен к выходной обкладке интегрирующего конденсатора, введены усилитель тока и токовый повторитель, управляющий потенциальный вход которого подключен к выходу дифференциального операционного усилителя, а токовый вход соединен с общим выводом интегрирующего конденсатора и ключа, второй вывод которого подключен к шине нулевого потенциала, токовые выходы токового повторителя соединены со входами токового усилителя, выход которого подключен к инвертирующему входу дифференциального операционного усилителя.
На чертеже схематически представлен н нтегратор.
Первый масштабный резистор 1 соединен с интегрирующим конденсатором 2, инвертирующим входом дифференциального операционного усилителя 3 и выходом усилителя тока 4. Второй масштабный резистор 5 одним выводом подключен к неинвертирующему входу дифференциального операционного усилителя 3, другим — к шине нулевого потенциала. Выход дифференциального операционного усилителя 3 подсоединен к управляющему потенциальному входу токового повторителя 6. Токовый вход повторителя 6 подключен к интегрирующему конденсатору 2 и ключу 7, другой вывод которого соединен с шиной нулевого потенциала. Два токовых выхода повторителя 6 соединены со входами усилителя тока 4.
Интегратор работает следующим образом.
В исходном состоянии электронный ключ
7 открыт. Токовый вход повторителя 6 закорочен на шину нулевого потенциала. В таком режиме токовый повторитель 6 работает как усилитель напряжения с большим коэффициентом усиления. Схема интегратора в рассматриваемом состоянии представляет собой трехкаскадный усилитель, состоя50
5
45 щий из дифференциального операционного усилителя 3, токового повторителя 6 и усилителя тока 4, охваченного отрицательной обратной связью, т.е. выход усилителя тока 4 соединен с инвертирующим вХодом дифференциального операционного усилителя 3.
Ток от источника сигнала (не показан) через резистор 1 замыкается на выход усилителя тока 4. Напряжение на инвертирующем входе усилителя 3, на электронном ключе 7 и на выходе усилителя тока 4 равно нулю. Вследствие этого напряжение между выводами конденсатора также равно нулю и он не может заряжаться. В заданный момент времени на вход ключа 7 приходит управляющий импульс. Ключ 7 переходит в непроводящее состояние. Коэффициент усиления напряжения токового повторителя 6 становится равным единице. Конденсатор 2 начинает заряжаться по цепи от источника сигнала через резистор 1 и токовый вход повторителя 6. Ток заряда конденсатора 2 повторяется в одном (в зависимости от полярности напряжения источника сигнала) из выходов токового повторителя 6 и поступает на вход усилителя тока. 4 и усиливается в К1 раз. Выходной ток усилителя тока 4 протекает через резистор 1. Таким образом, через резистор 1 протекает ток, равный сумме тока заряда конденсатора 2 6 и выходного тока усилителя 4 К; i<, т.е.
i = (1+ К ). Постоянная времени увеличивается в (1+ К1) раз. Заряд конденсатора 2 током ic осуществляется до тех пор, пока ключ 7 находится в непроводящем состоянии. Выходное напряжение, пропорциональное интегралу входного, формируется в точке соединения конденсатора 2 с токовым входом повторителя 6 и ключом 7. Сопротивление ключа 7 не шунтирует конденсаторы и, следовательно, не изменяет постоянной времени. По истечении времени интегрирования Т ключ 7 переходит в проводящее состояние и происходит быстрый разряд конденсатора через открытый ключ 7 и выход усилителя тока 4.
Предлагаемый интегратор отличается повышенной точностью интегрирования, которая достигнута за счет того, что в нем полностью устранено шунтирующее действие электронного ключа и в (1 + К ) раз увеличена постоянная времени цепи заряда кондейсатора.
Формула изобретения
Интегратор, содержащий последовательно соединенные первый масштабный резистор и интегрирующий конденсатор, включенные между входом и выходом интегратора, дифференциальный операционный усилитель, инвертирующий вход которого подключен к общему выводу первого масштабного резистора и интегрирующего конденсатора, а
834715
Составитель Н. Белан
Редактор Н. Безродная Техред А. Бойкас Корректор Н. Степ
Заказ 4077/76 Тираж 745 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, )К вЂ” 35, Раушская наб., д. 4/5
Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4 неинвертирующий вход через второй резистор подключен к шине нулевого потенциала, и ключ, вход которого подключен к выходной обкладке интегрирующего конденсатора, отличающийся тем, что, с целью повышения точности интегрирования, в него введены усилитель тока и токовый повторитель, управляющий потенциальный вход которого подключен к выходу дифференциального операционного усилителя, а токовый вход соединен с общим выводом интегрирующего конденсатора и ключа, второй вывод которого 10 подключен к шине нулевого потенциала, токовые выходы токового повторителя соедииены со входами токового усилителя, выход которого подключен к инвертирующему входу дифференциального операционного усилителя.
Источники информации, принятые во внимание при экспертизе
1. Смолов В. Б. и др. Гибридные вычислительные устройства с дискретно управляемыми параметрами. Л, «Машиностроение», 1977.
2. Муттер В. М. и др. Проектирование аналого-цифровых систем на интегральных схемах. Л., «Машиностроение», 1976, с. 114, (прототип) .


