Устройство для мажоритарного выбораасинхронных сигналов
ОП ИСАНИЕ
ИЗОБРЕТЕН ИЯ . К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик iii 834703 (61) Дополнительное к авт. свид-ву —(22) Заявлено 05.07.79 (21) 2790948/18-24 (51) M. Кл.
G 06 F 11/20
Н 05 К 10/00 с присоединением заявки №вЂ” (23) Приоритет—
Гооударстеенный комитет
Опубликовано 30.05.81. Бюллетень №20
Дата опубликования описания 05.06.81 (53) УДК 621.374..3 (088.8) ло делан иэобретеиий и открытий (72) Авторы нзобретення
JI. Е. Алымов, А. Г. Лозовой и Ю. А. Сычев ( (71) Заявитель (54) УСТРОЙСТВО ДЛЯ МАЖОРИТАРНОГО ВЫБОРА
АСИНХРОННЫХ СИГНАЛОВ
Изобретение относится к вычислительной технике и может найти применение при построении цифровых вычислительных машин повышенной надежности.
Известно устройство для мажоритирования сигналов трехканальных систем, содержащее три элемента И, выходы которых через первый элемент ИЛИ-НЕ соединены с входом второго элемента ИЛИ-HE (1J.
Недостатком устройства является его неработоспособность при асинхронном поступлении входных сигналов с каналов резер- щ вированного устройства.
Наиболее близким по технической сущности, к предлагаемому является устройство для мажоритарного выбора сигналов, содержащее шесть RS-триггеров, единичные установочные входы которых соединены с соот- 1 ветствующими шинами входных сигналов, пороговый элемент, входы которого соединены с соответствующими единичными выходами шести RS-триггеров и с шинами входных сигналов, элемент задержки, вход которого подключен к выходу порогового элемента, а выход соединен с выходной шиной устройства и с нулевыми установочными входами шести RS-триггеров (2).
Недостатком этого устройства является конструктивная сложность.
Цель изобретения — упрощение и повышение надежности устройства.
Поставленная цель достигается тем, что устройство для мажоритарного выбора асинхронных сигналов, содержащее три элемента И, первые входы первого и второго элементов И соединены с единичными выходами соответственно первого и второго
RS-триггеров, и элемент задержки, выход которого соединен с нулевыми входами первого, второго и третьего RS-триггеров, выходы первого, второго и третьего элементов И подключены к соответствующим входам первого элемента ИЛИ, содержит четвертый элемент И и второй элемент ИЛИ, входы которого соединены с единичными входами первого, второго и третьего RS-триггеров и со входами устройства, а выход— с первым входом четвертого элемента И, второй вход которого подключен к выходу первого элемента ИЛИ, а выход — к выходу устройства и ко входу элемента задержки, единичные выходы первого и второго RS-триггеров соединены соответственно с первым и вторым входами третьего
834703 элемента И, а единичный выход третьего
RS-триггера подключен ко вторым входам первого и второго элементов И.
На чертеже представлена схема устройства.
Устройство содержит первый 1, третий 2 и второй 3 RS-триггеры, первый 4, третий 5 и второй 6 элементы И, второй 7 и первый
8 элементы ИЛИ, четвертый элемент 9 И, элемент 10 задержки, входы 11 — 13 и выход 14 устройства и мажоритарный блок 15.
Устройство работает следующим образом.
По шинам импульсных сигналов на входы 11 — 13 поступают асинхронные импульсные сигналы. Пусть на вход 11 поступает первый импульсный сигнал. Он устанавливает RS-триггер 1 в единичное состояние и разрешающий потенциал с единичного выхода RS-триггера 1 поступает на первые входы элементов 4, 5 И. Этот импульс через элемент 7 ИЛИ поступает на первый вход элемента 9 И, ко второму входу которого приложен запирающий потенциал с выхода элемента 8 ИЛИ, в результате чего импульсный сигнал на выход 14 через элемент 9 И не проходит. Через время рассинхронизации на вход 12 поступает второй импульс и устанавливает RS-триггер 2 в единичное состояние, с единичного выхода которого сигнал поступает на входы элементов 4, 6 И соответственно. При этом на выходе элемента 4 И появляется сигнал, который поступает на вход элемента 8 ИЛИ, с выхода которого разрешающий потенциал поступает на вход элемента 9 И, на вход элемента 9 И приходит импульсный сигнал, поступающий с входа 1 2 через элемент 7
ИЛИ. В этом случае импульсный сигнал появится на выходе 14 и на выходе элемента
10 задержки.
Через время задержки, равное требуемой длительности выходного импульса с выхода
14, импульсный сигнал с выхода элемента
10 поступает на нулевые установочные входы RS-триггеров 1 — 3 и устанавливает их в исходное состояние. Длительность выходного импульса элемента 10 выбирается из условия обеспечения сброса RS-триггеров с учетом максимального времени рассинхронизации входных сигналов.
Работоспособность устройства для мажоритарного выбора асинхронных сигналов сохраняется при поступлении импульсных сигналов на входы ll — 13 в любой последовательности.
Таким образом, введение в устройство одного элемента ИЛИ и соответствующих связей позволяет отказаться от трех RSтриггеров, двух элементов И и десяти шин связей по сравнению с известным, что устраивает конструкцию устройства и соответственно повышает его надежность, снижает стоимость изготовления.
Формула изобретения
Устройство для мажоритарного выбора асинхронных сигналов, содержащее три элемента И, первые входы первого и второго элементов И соединены с единичными выходами соответственно первого и второго RSтриггеров, и элемент задержки, выход которого соединен с нулевыми входами первого, второго и третьего RS-триггеров, выходы первого, второго и третьего элементов И подключены к соответстующим входам первого элемента ИЛИ, отличающееся тем, что, с целью упрощения и повышения надежности устройства, оно содержит четвертый элемент И и второй элемент ИЛИ, входы которого соединены с единичными входами первого, второго и третьего RS-триггеров и со входами устройства, а выход — с пер30 вым входом четвертного элемента И, второй вход которого подключен к выходу первого элемента ИЛИ, а выход — к выходу устройства и ко входу элемента задержки, единичные выходы первого и второго RS-триг35 геров соединены соответственно с первым и вторым входами третьего элемента И, а единичный выход третьего RS-триггера под.ключен ко вторым входам первого и второго элементов И.
Источники информации, 40 Принятые во внимание при экспертизе ,1. Доманицкий С. М. Построение надежных логических устройств. M., «Энергия», 1971, с. 163, рис. 5 — 10.
2. Авторское свидетельство СССР № 622210, кл. G 06 F 11/00, 1977 (прото- . тип).
834703
Составитель В. Максимов
Редактор Н. Кешеля Техред А. Бойкас Корректор Н. Степ
Заказ 4077/76 Тираж 745 Подписное
ВНИИПИ Государственного комитета .СССР по делам изобретений и открытий
113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4


