Устройство для пикового детекти-рования
|и> 832700
ОП ИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советскин
Социалистических
Республик
{51) М.;Кл.
Н ОЗ О 1/06 (6l ) Дополнительное к авт. саид-ву(22) Заявлено 2803.77 (21) 2468336/18-09 с присоединением заявки ¹â€”
Геаударотвенный квинтет
СССР
{53) УДК621.376.. 23 (088.8) (28) Приоритет— нв делам изобретений н открытнй
Опубликовано 23.05.81. Бюллетень ¹ 19
Дата опубликования описания 23,05.81 (72) Авторы изобретения
Б. Н. Катешов,. И. И. Павлов и В . Ю. Фрадкин„" ""4. .,|. ;=, р:..
Х-, ° t1 (7l) Заявитель (54) УСТРОЙСТВО ДЛЯ ПИКОВОГО ДЕТЕКТИРОВАНИЯ
Изобретение относится к радиотехнике и
I может использоваться для детектирования импульсных сигналов.
Известно устройство для пикового детектирования, содержащее последовательно соединенные эмнттерный повторитель, пиковый детектор на транзисторе, включенном по схеме с общим эмиттером, и буферный. усилитель, к выходу которого подключен делитель напряжения (1)
Однако надежность известного устройства ограничена иэ-за пробоя транзистора пикового детектора при больших уровнях входного сигнала.
Цель изобретения — повышение надежности работы эа счет исключения пробоя транзистора
15 пикового детектора при больших уровнях входного сигнала.
Поставленная цель достигается тем, что в устройстве, содержащем последовательно соеди20 пенные эмиттерный повторитель, HHKCBbIH детектор на транзисторе, включенном по схеме с общим эмиттером, и буферный усилитель, к выходу которого подключен делитель нап1>ят жения, между выходом делителя напряжения и входом эмиттерного повторителя включен блок автовьтбора; второй вход которого является входом. устройства.
На чертеже приведена структурная электрическая схема предлагаемого устройства.
Устройство содержит блок 1 автовыбора 1, эмиттерный повторитель 2, пиковый детектор 3, состоящий иэ транзистора 4 и конденсатора буферный усилитель 6 и делитель 7 напряжв
Устройство работает следующим образом.
В исходном состоянии конденсатор 5 разряжен. Положительный импульс входного сигнала проходит через блок 1, на вход эмиттер., ного повторителя 2 благодаря тому, что; На выходе делителя 7 напряжение близко к нулю, а блок 1 пропускает на свой выход st. большее из входных напряжений.
Постоянная времени заряда конденсатора 5 выбирается достаточно малой подбором пара. метров транзистора 4, а постоянная времени разуда выбирается возможно большей, для
Составитель О. Гаврилина
Техред 3. Фанта
Корректор С. Шекмар
Редактор Г. Кацалап
Заказ 3476/52
Подписное
Тираж 988
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4
3 чего в буферном усилителе 6 используют полевой транзистор.
Минимальное напряжение, необходимое для работы пикового детектора, примерно равно падению напряжения на открытом транзисторе 4, т.е. 0,5 В.
Конденсатор 5 заряжается до напряжения, равного максимальному напряжению входного импульса, а часть этого напряжения после делител» 7 поступает на второй вход блока 1.
Так как напряжение на втором входе блока 1 меньше напряжения входного импульса, оно не влияет на работу устройства.
При отсутствии импульса на. входе устройства напряжение, имеющееся на втором входе блока 1, поступает через эмиттерный повторитель 2 на базу транзистора 4 и закрывает транзистор 4. Подбором коэффициента передачи делителя 7 напряжение, закрывающее транзистор 4, выбирают не превышающим предельно допустимого напряжения транзистора 4. Например, при амплитуде входного импульса 20В можно получить закрывающее транзистор напряжение, не превышающее 3—
4 В. Таким образом, повышается надежность
832700 4 работы за счет исключения пробоя транзисто. ра 4 пикового детектора 3 при больших уров-: нях входного сигнала.
Формула из обр ет ения
Устройство для пикового детектирования, содержащее последовательно соединенные эмит1О терный повторитель, пиковый детектор на транзисторе, включенном по схеме с общим эмиттером, и буферный усилитель, к выходу которого подключен делитель напряжения, отличающееся тем,что,сцелью повышения надежности работы за счет исключения пробоя транзистора пикового детектора при больших уровнях входного сигнала, между выходом делителя напряжения и входом эмиттерного повторителя включен блок авт<»
2р выбора, второй вход которого является входом устройства.
Источники информации, принятые во внимание при экспертизе
1. Патент США N 3430072, кл. 307 — 250, 1969 (прототип) .

