Логарифмический преобразователь
Союз Советскнк
Соцналнстнческнн
Республик
ОП ИСАНИ Е
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
< 830420 (61) Дополнительное к авт. свид-ву— (22) Заявлено 24.07.79 (21) 2802171/18-24 с присоединением заявки №вЂ” (23) Приоритет— (51) М. Кл.
G 06 G 7/24
Гееударственнмй квинтет
Опубликовано 15.05.81. Бюллетень № 18
Дата опубликования описания 25.05.81 (53) УДК 681.335 (088.8) но делам наееретеннй и еткрмтнй В. E. Ямный
I
3:: " .I
Белорусский ордена Трудового Красн го ЗМИ е)ти-,;государственный университет им. В. (72) Автор изобретения (71) Заявитель (54) ЛОГАРИФМИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
Изобретение относится к устройствам преобразования электрических сигналов по логарифмическому закону и может быть использовано в аналоговых вычислительных машинах.
Известно устройство для логарифмического преобразования электрических сигналов, содержащее усилители-ограничители, выходной усилитель (1).
Однако это устройство характеризуется низкой точностью преобразования сигнала.
Наиболее близким по технической сущности и достигаемому результату к предлагаемому является логарифмический преобразователь, содержащий первый и второй псевдологарифмические усилители, вход первого псевдологарифмического усилителя соединен с источником преобразуемого напряжения (2) .
Недостаток этого устройства — относительно низкая точность преобразования.
Цель изобретения — повышение точности преобразования.
Поставленная цель достигается тем, что в преобразователь введены блок компараторов, источник эталонных напряжений, преобразователь код-напряжение, первый и второй сумматоры и дополнительный источник эталонного напряжения, причем выход первого псевдологарифмического усилителя соединен с первым входом первого сумматора и информационными входами блока компараторов, к опорным входам блока компараторов подключены выходы источника эталонных напряжений, выходы блока компараторов присоединены ко входам преобразователя код-напряжение, выход которого соединен со вторым входом первого сумматора, выход которого подключен ко входу второго псевдологарифмического усилителя, выход которого соединен с первым входом второго сумматора, выход которого является выходом логарифмического преобразователя, инверсный выход преобразователя код-на15 пряжение подключен ко второму входу сумматора, третий вход первого сумматора присоединен к выходу дополнительного источника эталонного напряжения, инверсный выход которого соединен с третьим входом
20 второго сумматора.
На фиг. 1 .изображена функциональная схема логарифмического преобразователя; на фиг. 2 — функциональная схема одного
830420
Формула изобретения из вариантов псевдологического преобразователя.
Преобразователь содержит первый и второй псевдологарифмические усилители 1 и 2, источник 3 эталонных напряжений, блок
4 компараторов, преобразователь 5 коднапряжение, первый и второй сумматоры 6 и 7, дополнительный источник 8 эталонного напряжения, источник 9 преобразуемого напряжения, выход 10 логарифмического преобразователя, первый, второй, третий и п,-ный усилительные элементы 11 — 14 и выходной сумматор 15.
Логарифмический преобразователь работает следующим образом.
Напряжение от источника 9 преобразуемого напряжения поступает на вход первого псевдологарифмического усилителя 1. Напряжение с выхода первого псевдологарифмического усилителя 1 поступает на блок 4 компараторов, пороги которых устанавливаются по линейному закону от источника 3 эталонных напряжений. го
Сигналы с выходов блока 4 компараторов управляют преобразователем 5 коднапряжение, вырабатывающим уровни напряжений. Этот сигнал суммируется в первом сумматоре 6 с выходным напряжением первого псевдологарифмического усилителя 1 и с напряжением дополнительного источника 8 эталонного напряжения. Это напряжение поступает на второй псевдологарифмический усилитель 2, выходное напряжение которого поступает на второй сумма- зо тор 7, где суммируется с выходным напряжением преобразователя 5 код-напряжение и с напряжением 8, снимаемых с инверсных выходов. Напряжение на выходе второго сумматора 7 пропорционально логарифму от напряжения источника 9 преобразуемого напряжения с погрешностью приблизительно на порядок меньшей, чем погрешность известного устройства.
Логарифмический преобразователь, содержащий первый и второй псевдологарифмические усилители, вход первого псевдологарифмического усилителя соединен с источником преобразуемого напряжения, отличающийся тем, что, с целью повышения точности преобразования, в него введены блок компараторов, источник эталонных напряжений, преобразователь код-напряжение, первый и второй сумматоры и дополнительный источник эталонного напряжения, причем выход первого псевдологарифмического усилителя соединен с первым входом первого сумматора и информационными входами блока компараторов, к опорным входам блока компараторов подключены выходы источника эталонных напряжений, выходы блока компараторов присоединены ко входам преобразователя код-напряжение, выход которого соединен со вторым входом первого сумматора, выход которого подключен ко входу второго псевдологарифмического усилителя, выход которого соединен с первым входом второго сумматора, выход которого является выходом логарифмического преобразователя, инверсный выход преобразователя код-напряжение подключен ко второму входу второго сумматора, третий вход первого сумматора присоединен к выходу дополнительного источника эталонного напряжения, инверсный выход которого соединен с третьим входом второго сумматора.
Источники информации, принятые во внимание при экспертизе
1. Патент США № 3605027, кл. 328-145, опублик. 1971.
2. Хьюз P. С. Логарифмические видеоусилители. «Энергия», 1976, с. 103 — 107, рис. 81 (прототип).
830420 uz.2
Составитель О. Отраднов
Редактор И. Касарда Техред А. Бойкас Корректор М. Демчик
Заказ 3710/80 Тираж 745 Подписное
ВНИИПИ Государственного комитета СССР по дела м изобретений и открытий
113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Филиал ППП «Патент», r. Ужгород, ул. Проектная, 4


