Конструкция интегральных схем с комбинированной изоляцией и способ их изготовления
1. Конструкция интегральных схем с комбинированной изоляцией, содержащая транзисторы и резисторы, изготовленные в областях, изолированных локальными областями, легированными примесью противоположной скрытому и эпитаксиальному слоям типом проводимости, и диэлектриком, отличающаяся тем, что, с целью повышения степени интеграции и процента выхода годных схем, боковая диэлектрическая изоляция транзисторных структур состоит из двух слоев диэлектрика, пересекающих эпитаксиальный слой и касающихся локальной области, между которыми расположен эпитаксиальный слой с легированной областью резисторной структуры.
2. Способ изготовления интегральных схем с комбинированной изоляцией по п.1, включающий операции формирования диэлектрической изоляции, фотолитографии, травления, диффузии, эпитаксии и металлизации, отличающийся тем, что на подложке в местах создания диэлектрической изоляции локально формируют диэлектрическую пленку, являющуюся маской при проведении операции диффузии скрытого слоя, выращивают эпитаксиальный слой, который полностью вытравливают в местах расположения диэлектрической пленки, осуществляют подлегирование боковых стенок полученных канавок примесью противоположного типа проводимости эпитаксиальной пленке и их окисление, стравливают локальную диэлектрическую пленку, проводят легирование дна канавки примесью одного с подложкой типа проводимости, заполняют канавки эпитаксиальным выращиванием кремния p-типа на глубину, обеспечивающую планарность полученных изолированных областей и диэлектрической изоляции при последующем окислении.
3. Способ по пп. 1 и 2, отличающийся тем, что в образовавшихся эпитаксиальных изолированных областях формируют структуры интегральных схем. 4. Способ по пп.1 и 2, отличающийся тем, что после окисления эпитаксиальных изолированных областей вскрывают последовательно окна к базовой (эмиттерной) и локальной областям, а их легирование осуществляют одновременно для создания базовой (эмиттерной) и резистивной областей. Изобретение относится к микроэлектронике, а именно к технологии изготовления интегральных схем с комбинированной изоляцией. Известна конструкция и способ изготовления интегральных схем (ИС) с боковой диэлектрической изоляцией типа "Изопланар". В соответствии с данным способом при изготовлении ИС эпитаксиальную пленку в местах изоляции вытраливают на 60% своей толщины и термическим способом заращивают образованное углубление под защитой двухслойной диэлектрической пленки SiO2-Si3N4 над мезами, которое используется в качестве бокового диэлектрика ИС. Недостатком указанных конструкций ИС и способов их изготовления является большая площадь, занимаемая диэлектрической изоляцией и снижающая степень интеграции ИС при одинаковой площади кристалла схемы, а также то, что при формировании толстого окисла в местах изоляции происходит обеднение примеси р-типа в подложке, что вызывает образование инверсионных каналов и, как следствие, наличие утечек под толстым окислом между мезами. Существуют также способы изготовления ИС, позволяющие исключить утечки между мезами. Вышеуказанные способы отличаются методами формирования противоканальных областей одного с подложкой типа проводимости. Так, в соответствии с патентом Англии N 1421212 в подложке формируют n+- и р+-скрытые слои, при этом срой р+ в местах будущей изоляции. После формирования эпитаксиальной пленки и двухслойного диэлектрика (SiO2-Si3N4) производят травление канавки в эпитаксиальной пленке, а затем их заращивание термическим окислом. К недостаткам указанных способов следует отнести то, что ширина вытравленных изолирующих канавок должна быть в 3-4 раза больше, чем ширина сформированной р+-области. Это значительно уменьшает степень интеграции ИС за счет увеличения площади занимаемой изоляцией. Кроме того, изоляция в соответствии с данными способами изготовления осуществляется комбинированным способом, т. е. окислом и р-n-переходом, что увеличивает емкость перехода коллектор-подложка. Известен способ изготовления интегральных схем с комбинированной изоляцией, включающий операции формирования диэлектрической изоляции, фотолитографии, травления, диффузии, эпитаксии и металлизации. Однако профильное и ионное локальное подлегирование не позволяет изготавливать структуры с пристеночными областями. Причиной является то, что при профильном подлегировании идет закорачивание базовой области транзисторов через р+-подлегированный слой на подложку, т.к. в этом случае наращивание толстого окисла кремния способствует расползанию локального р+-подлегированного слоя по границе раздела толстый окисел кремний. В дальнейшем, при создании базовой области последняя закорачивается через подлегированный р+-слой на подложку. Использование пристеночных n+-скрытых слоев позволяет реализовать вышеуказанными способами пристеночный структуры. Однако, в этом случае имеется ряд существенных недостатков: низкая степень интеграции ИС, что связано с большой площадью, занимаемой диэлектрической изоляцией и резисторами, ИС, т.к. для формирования последних используется меза-область; выполнение жестких условий к соотношениям концентраций примесей в n+-скрытом слое и в p+-областях; трудность получения воспроизводимых характеристик структур, что связано с наличием "птичьего клюва" диэлектрика; длительность технологического цикла формирования изолирующего диэлектрика при высоких температурах (так при Т1000оС в парах воды процесс длится 18-20 ч; повышенная рельефность структур, что приводит к низкому проценту выходу годных схем из-за сложности проведения фотолитографических операций и операций металлизации; повышенное значение емкостей коллектор-база вследствие наличия р+-слоя вокруг изолирующего диэлектрика. Целью изобретения является повышение степени интеграции и процента выхода годных схем. Поставленная цель достигается тем, что в известной конструкции интегральных схем с комбинированной изоляцией, содержащей транзисторы и резисторы, изготовленные в областях, изолированных локальными областями, легированными примесью противоположной скрытому и эпитаксиальному слоям типом проводимости и диэлектриком, боковая диэлектрическая изоляция транзисторных структур состоит из двух слоев диэлектрика, пересекающих эпитаксиальный слой и касающихся локальной области, между которыми расположен эпитаксиальный слой с легированной областью резисторной структуры, для чего в способе изготовления интегральных схем с комбинированной изоляцией, включающей операции формирования диэлектрической изоляции, фотолитографии, травления, диффузии, эпитаксии и металлизации, на подложке, в местах создания диэлектрической изоляции локально формируют диэлектрическую пленку, являющуюся меской при проведении операции диффузии скрытого слоя, выращивают эпитаксиальный слой, который полностью вытравливают в местах расположения диэлектрической пленки, осуществляют подлегирование боковых стенок полученных канавок примесью противоположного типа проводимости эпитаксиальной пленки и их окисление, стравливают локальную диэлектрическую пленку, проводят легирование дна канавки примесью одного с подложкой типа проводимости, заполняют канавки эпитаксиальным выращиванием кремния р-типа на глубину, обеспечивающую планарность полученных изолированных областей и диэлектрической изоляции при последующем окислении, в образовавшихся эпитаксиальных изолированных областях формируют структуры интегральных схем, после окисления эпитаксиальных изолированных областей вскрывают последовательно окна к базовой (эмиттерной) и локальной областью, а их легирование осуществляют одновременно для создания базовой (эмиттерной) и резистивной областей. На фиг. 1 представлена структура после операции формирования локального диэлектрического и скрытого слоя; на фиг. 2 структура после выращивания эпитаксиального слоя; на фиг. 3 структура после формирования диэлектрической маски, травления канавок и окисления их боковых сторон; на фиг. 4 структура после операции травления локального диэлектрика, легирования локальных р+-областей, эпитаксиального заполнения канавок и их окисления до планарности с меза-областями; на фиг. 5 структура после формирования резистивных областей и транзисторов ИС. Где: 1 подложка, 2 локальный диэлектрический слой, 3 скрытый слой, 4 эпитаксиальный слой, 5 области поликристаллического кремния, 6 подслой окисла кремния, 7 канавка, 8 окисел, 9 локальный подлегированный слой, 10 эпитаксиальный слой, 11 диэлектрический слой, 12 масочный диэлектрический слой, 13 область глубокого коллектора, 14 базовая область, 15 эмиттерная область, 16 резистивная область. П р и м е р. Монокристаллическую подложку кремния р--типа (




















Формула изобретения
1. Конструкция интегральных схем с комбинированной изоляцией, содержащая транзисторы и резисторы, изготовленные в областях, изолированных локальными областями, легированными примесью противоположной скрытому и эпитаксиальному слоям типом проводимости, и диэлектриком, отличающаяся тем, что, с целью повышения степени интеграции и процента выхода годных схем, боковая диэлектрическая изоляция транзисторных структур состоит из двух слоев диэлектрика, пересекающих эпитаксиальный слой и касающихся локальной области, между которыми расположен эпитаксиальный слой с легированной областью резисторной структуры. 2. Способ изготовления интегральных схем с комбинированной изоляцией по п.1, включающий операции формирования диэлектрической изоляции, фотолитографии, травления, диффузии, эпитаксии и металлизации, отличающийся тем, что на подложке в местах создания диэлектрической изоляции локально формируют диэлектрическую пленку, являющуюся маской при проведении операции диффузии скрытого слоя, выращивают эпитаксиальный слой, который полностью вытравливают в местах расположения диэлектрической пленки, осуществляют подлегирование боковых стенок полученных канавок примесью противоположного типа проводимости эпитаксиальной пленке и их окисление, стравливают локальную диэлектрическую пленку, проводят легирование дна канавки примесью одного с подложкой типа проводимости, заполняют канавки эпитаксиальным выращиванием кремния p-типа на глубину, обеспечивающую планарность полученных изолированных областей и диэлектрической изоляции при последующем окислении. 3. Способ по пп. 1 и 2, отличающийся тем, что в образовавшихся эпитаксиальных изолированных областях формируют структуры интегральных схем. 4. Способ по пп.1 и 2, отличающийся тем, что после окисления эпитаксиальных изолированных областей вскрывают последовательно окна к базовой (эмиттерной) и локальной областям, а их легирование осуществляют одновременно для создания базовой (эмиттерной) и резистивной областей.РИСУНКИ
Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4, Рисунок 5