Аналого-цифровой преобразователь

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

Союз Советскмк

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (63) Дополнительное к авт. свид-ву S> W К.З (22) Заявлено 16.05. 77 (21) 2485824/18-21 е с присоединением заявки Ио

Н 03 К 13/02

Государственный комнтет

СССР яо делан нзобретениЙ н открытий (23)Приоритет

Опубликовано 28р281. Бюллетень М 8 (53) УДК 681. 325 (088.8) Дата опубликования описания 28. 02. 81 (72) Автор изобретения

A.Ï. Стахов (71) Заявитель

Таганрогский радиотехнический институт им. В.Д. Калмыкова (54) АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ

Изобретение относится к вычислительной технике.

Известен аналого-цифровой преобразователь по методу сравнения и вычитания, содежащий измерительные блоки (каскады} по числу разрядов кода, каждый из которых предназначен для определения значения цифры в соответствующем разряде кода путем сравнения преобразуемой аналоговой величины с эталонной величиной, размер которой пропорционален весу соответствующего разряда кода„ и выходы которых являются выходами аналого-цифрового нреобраэователя, с которых снимается кодовый результат аналого-цифрового преобразования (Ц .

НеКостатком устройства является сложность метрологического контроля.

Известен также аналого-цифровой преобразователь, содержащий измерительные блоки по числу разрядов кода, которые содержат сравнивайщий элемент, управляющий выход которого соединен с управляющим входом вычитающего элемента, входы сравнивающего элемента и вычитающего элемента соединены е измерительной входной шиной измерительного блока, выход вы читающего элемента соединен с изме-: ЗО рительной выходной шиной измерительного блока, выход сравнивающего элемента соединен с выходной шиной измерительного блока а измерительная входная шина каждого измерительного блока соединена с измерительной выходной шиной каждого предыдущего измерительного блока (23.

Недостатками устройства являются сложность метрологического контроля и ограниченные функциональные возможности устройства.

Цель изобретения — упрощение метрологического контроля и расширение функциональных возможностей.

Указанная цель достигается тем, что в аналого-цифровой преобразователь, содержащий измерительные блоки, введено устройство для выделения кода погрешности преобразования, входные шины которого соединены с выходными шинами измерительных блоков, а размеры эталонных величин в каждом измерительном блоке соответственно выбраны пропорциональными либо соответствующим р-числам Фибоначчи, либо соответствующим степеням "золотой"

809542 р-пропорции, являющейся положительныи корнем уравнения х -х-1=0, Р+4 где р-заданное натуральное число;

-устройство для выделения кода погрешности преобразования при р-1 содержит функциональные блоки, каждый из которых соответствует определенному разряду кода,,за исключением двух старших разрядов, 8 -й иэ которых содержит первый элемент И, входы которого соединены соответственно с

8+3-й и 4+2-й входными шинами, элемент ИЛИ, первый вход которого соединен с выходом первого элемента И, ° второй элемент И, первый вход которого соединен с выходом элемента ИЛИ, а второй вход которого соединен с

4-Й входной IQHHoA, второй axon элемента ИЛИ 4-го функционального блока 20 соединен с выходом элемента ИЛИ

8+1-го функционального блока; устройство для выделения кода погрешности преобразования при p=2 содержит первый элемент ИЛИ, выход которого является контрольным выходом устройства для выделения кода погрешности преобразования, и функциональные блоки, каждый из которых соответствует определенному разряду кода, за исключением трех старших разрядов, 4 -й из которых содержит первый элемент И, входы которого соединены соответственно с,4 +3-й и 8 +1-й входной шинами, второй элемент И, входы которого соединены соответственно с 1 +3-й и 8+2-й входной шинами, а выход которого соединен с соответствующим входом первого элемента ИЛИ, второй элемент ИЛИ, первый и второй входы 40 которого соединены соответственно с выходами первого и второго элементов И, третий элемент И, первый вход которого соединен с выходом второго элемента ИЛИ, а второй вход которого. соединен с 4-й входной шивой и выход которого является 4 -м информационным выходом устройства для выделения кода погрешности преобразования, причем третий вход второго элемента ИЛИ 4-го функционального блока соединен с выходом второго элемента ИЛИ +1-го функционального блока. Устройство для выделения кода погрешности преобразования при р > 3 содержит первый элемент ИЛИ, выход которого является контрольным выходом устройства для

Выделения кода погрешности преобразования, и функциональные блоки, каждый из которых соответствует опреде- щ ленному разряду кода, за исключением р+1 старших разрядов, -й из которых содержит первый элемент И, вхо ды которого соединены соответственно с 4+p+1-й и 8+1-й входной шинами,, $$ второй элемент ИЛИ, входы которого соответственно соединены с 8+2-й до 4 +р-й входной шинами, второй элемент И, первый вход которого соединвн с -8+р+1-й входной шинами, а второй вход которого соединен с выходом второго элемента ИЛИ, выход которого соединен с соответствующим входом первого элемента ИЛИ, третий элемент ИЛИ, первый и второй входы которого соединены соответственно с выходами первого и второго элементов

И, третий элемент И, первый вход которого соединен с выходами третьего элемента ИЛИ, а второй вход которого соединен с 4-й входной шинами, выход которого является 4-м информационным выходом устройства для выделения кода погрешности преобразования, третий вход третьего элемента ИЛИ 4-ro функционального блока соединен с выходом третьего элемента

ИЛИ 1+1-го функционального блока.

На фиг.1 приведена структурная электрическая схема аналого-цифрового преобразователя; на фиг. 2 — структурная электрическая схема устройства для выделения кода погрешности преобразования при р=2; на фиг.3 — то же, при р=3.

Аналого-цифровой преобразователь содержит измерительное устройство 1, состоящее из измерительных блоков

2„ выходы 3 которых являются выходами устройства., с которых снимается кодовый результат преобразования.

Измерительный вход 4 каждого измерительного блока 2 соединен с измерительным выходом предыдущего измерительного блока 2. Измерительный вход

4 измерительного блока 2 старшего разряда является входом 5 всего устройства, на который поступает преобразуемая аналоговая величина. На эталонный вход 6 каждого из измерительных блоков 2 поступает эталонная величина, размер которой пропорционален весу соответствующего разряда.

Каждый измерительный блок 2 содержит сравнивающий элемент 7, вход которого является входом 4 измерительного блока 2, а выход — выходом 3 измерительного блока 2, и вычитающий элемент 8, управляющий вход 9 которого соединен со вторым выходом сравнивающего элемента 7.

В состав аналого-цифрового преобразователя входит устройство 10 для выделения кода погрешности преобразования, входы которого соединены с выходами 3 измерительного устройства 1, а выходы 11 являются выходами аналого-.цифрового преобразователя, с которых снимается код погрешности, преобразования. Кроме того, при р=2 устройство 10 имеет контрольный выход 12 {см.фиг.2 и 3), на котором появляется сигнал грубой погрешнос809542 ти преобразования и который при p=1 не используется.

При p=1 устройство 10 (фиг.1) содержит функциональные блоки 13, предназначенные для выделения группы из двух .рядом расположенных единичных разрядов кода. Каждый функциональный блок 13 соответствует определенному разряду кода, за исключением двух старших разрядов. Функциональный блок 13, соответствующий -му разряду, содержит первый элемент И ,14, входы которого соединены соот ветственно с выходами 3 4.+1-го и

6+2-го измерительных блоков 2. В состав функционального блока 13 входит элемент ИЛИ 15, первый вход 16 которого соединен с выходом первого. элемента И 14. Функциональный блок

13 содержит также второй элемент

И 17, первый вход 18 которого соединен с выходом элемента ИЛИ 15, а второй вход которого-соединен с выходом 3 8-го измерительного блока

2. Выход элемента И 17 является 8-м информационным выходом 11 устройства

10. Второй вход элемента ИЛИ 15 4 -ro функционального блока 13 соединен с выходом элемента ИЛИ 15 4+1-ro функ" ционального блока 13, а контрольный выход 12 (фиг.2 и 3) при р=1 не используется и на фиг.1 не показан.

Устройство 10 (см.фиг.2) содержит первый элемент ИЛИ 19, выход которого являетея контрольным выходом 12 устройства 10, с которого снимается сигнал грубой погрешности преобразования,и функциональные блоки 20,предназначенные для контроля информации в группе иэ трех подряд идущих разрядов кода. Каждый функциональный блок

20 соответствует определенному разряду кода, за исключением трех старших разрядов кода. Функциональный блок

20, соответствующий 1 -му разряду, содержит первый элемент И 21, входы которого соединены. соответственно с выходами 3 ф+З.-го и .6+1-го измерительных блоков 2. В состав В-го функционального блока 20 входит второй элемент И 22, входы которого соединены соответственно с выходами

3 -8+3-ro и 1+2-го измерительных блоков 2, а выход которого соединен с соответствующим входом первого элемента ИЛИ 19. Кроме того, 4 -й функциональный блок 20 содержит второй элемент ИЛИ 23, первый и второй входы которого соединены соответственно с выходами первого элемента

И 21 и второго элемента И 22. Функциональный блок 20, соответствующий

4-му разряду, содержит также трйтий элемент И 24, первый вход которого соединен с выходом второго элемента

ИЛИ 23, а второй вход которого соеди,» нен с выходом 3 4-го измерительного блока 2. Выход 11 элемента И 24 В-го функционального блока 20 является

4-м информационным выходом устройст- . ва 10. Кроме того, третий вход элемента ИЛИ 23 4-ro функционального блока 20 соединен с выходом второго элемента ИЛИ 23 8 +1-го функционального блока 20.

Устройство 10 (см.фиг.3) содержит первый элемент ИЛИ 25, выход которого является контрольным выходом

12 устройства 10, с которого снимается сигнал грубой погрешности преобразования, и функциональные блоки ,26, предназначенные для контроля ин формации в группе иэ р+1 (четырех на фиг.3) подряд идущих разрядов кода. Каждый функциональный блок 26 соответствует определенному разряду кода, за исключением р+1 (четырех на фиг.3) старших разрядов кода. Функциональный блок 26, соответствующий

4-му разряду, содержит первый эле20 мент И 27, входы которого соединены соответственно с выходами 3 4 +р+1-го (6+4-го на фиг.3) и 4 +1-го измерительных блоков 2 (фиг.1). В состав

4-го функционального блока 26 входит

25 также второй элемент ИЛИ 28, соединенный своими входами соответственно с выходами 3 измерительных блоков 2 от 8+2-го до 4+р-ro (до 8+3-го на фиг.1). Блок 26, соответствующий

8-му разряду кода, содержит также второй элемент И 29, первый вход которого соединен с выходом 3 4+р+1-го (+4-ro на фиг.3) измерительного блока 2 (фиг.1), а второй вход которого соединен с выходом второго .элемента ИЛИ 28 и выход которого соединен с соответствующими входами первого элемента ИЛИ 25 ° В состав

4-го функционального блока 26 входит третий элемент ИЛИ 30, первый и вто40 рой входы которого соединены соответственно.с выходом элемента И 27 и с выходом элемента И 29. В состав

4-го функционального блока 26 входит также третий элемент И 31, первый вход которого соединен с выходом третьего элемента ИЛИ 30, а второй вход которого соединен с выходом 3

+-го измерительного блока 2 (фиг.2) и выход которого является 4-м информационным выходом 11 устройства

10.

Работа и-разрядного аналого-цифрового преобразователя происходит следующим образом. и-число разрядов р кода Фибоначчи или "золотого" р-кода (фиг.1), Преобразуемая аналоговая величина

Х, значение которой не превышает

f@(n) - при преобразовании в р-код

Фибоначчи и 0С р — при преобразован фф нии в "золотой" р-код, где C p

"золотая" р-пропорция, Ч" „) — вес и-го разряда, р — натуральное число, поступает через вход 5 на вход 4 первого измерительного блока 2; соотф5 ветствующего старшему разряду кода.

809542

В сравнивающем элементе 7 происходит сравнение величины Х со старшей эталонной величиной, подключенной ко входу б, значение размера которого равно либо Фр (n-1) — при преобразовании в р-код Фибоначчи, либо, М.р — при преобразовании в "золотой" р-код. Если сравнение показывает, что преобразуемая величина Х равна или более эталонной величины, то сравнивающий элемент 7 генерирует единичный сигнал, который появляется на выходе 3 и-1-го измерительного блока 2, а на управляющий вход 9 поступает эталонная величина и-1-го разряда и в вычитающем элементе 8 происходит вычитание эталонной величины разряда, равной Р р (n-1) или из выходной величины х и эта: разность Х (Х =Х- Pp(n-1) или

Х. =Х- К " ".) появляется на измерительном выходе и-1-го измерительного блока 2. В противном случае сравнивающий элемент 7 генерирует нулевой сигнал, появляющийся на выходе 3 и-1-го измерительного блока 2, а на управляющий вход 9 элемента 8 посту- 25 пает сигнал, соответствующий нулю, и поэтому на измерительный выход и-1-ro блока 2 входная величина че- . рез вычитающий элемент 8 проходит без изменений. Если обозначить через а „ „ — значение цифры в и-1-м разряде кода, то на измерительном выходе n -1-го блока 2 появляется величина, равная

Х., = Х - а, „ Р (n-1) при преобразовании в р êîä Фибоначчи либо равная Х„ = Х - а„ о р при преобразовании в "золотой" код.

В следующем .(n-2-м) измерительном . 40 блоке 2 осуществляется сравнение величины Х с эталонной величиной и;2-ro разряда (равной либо Ч (h-г)

VI" Ú

Ф либо 0 ) и на выходе измерительного блока 2 и-2-ro разряда форми- 45 руется разность, равная при преобразовании в р-код Фибоначчи 5р либо равная -г

Хг = X„а -г „ (-Р пр преобразовании в "золотой" р-код и У;д.

После сравнения во всех измери- 55 тельных блоках 2 на выходах 3 измерительного устройства 1 появится р-код Фибоначчи величины Х либо

"золотой" р-код величины Х.

По виду кода, появляющегося на выходах 3 измерительного устройства

1, можно судить о величине погрешности преобразования из-за отклонения размеров эталонных величин в разрядах от номинальных значений или из-за ухода порогов срабатывания сравнивающих элементов. Для этого достаточно выделить в кодовой комбинации на выходах 3 ту часть кодовой комбинации, которая предшествует первой по старшинству группе из двух рядом расположенных единичных разрядов; эта часть кодовой комбинации и представляет собой код погрешности преобразования.

С учетом укаэанной особенности преобразования величины Х в f-код

Фибоначчи и "золотой" 1-код и построено устройство 10 (фиг.1) для выделения кода погрешности, работа которого происходит следующим образом. .Если на выходах 3 появляется кодовая комбинация, в которой не встречается ни одной пары расположенных рядов двоичных разрядов, то на выходах всех элементов И 14 в функциональных блоках 13 будут нулевые сигналы и, следовательно, на, всех входах 18 элементов .И 17 будут запрещающие сигналы, которые приведут к тому, что на выходах 11 будут всегда нулевые сигналы. Пусть в Ю+1-м и 8+2-м разрядах кодовой комбинации на выходах 3 появляются единичные сигналы. В этом случае на выходе элемента И 14 4 -ro разряда появится единичный сигнал,который, пройдя через вход 16 элемента ИЛИ 15 и далее через вторые входы элементов ИЛИ 15 всех функциональных блоков 13, начиная с 4-1-го разряда до нулевого, приведет к появлению единичных (разрешающих) сигналов на входах 18 всех элементов И 17 функциональных блоков 13 от 4 -го до нулевого разрядов. Благодаря этому та часть кодовой комбинации на выходах .3., которая предшествует 4+1-му разряду (т.е. младшему из выделенной группы) и несет в себе информацию о погрешности преобразования, появится на выходах 11 устройства 10, благодаря чему и упрощается метрологический контроль.

Работа устройства 10 . ри p=2 (см.фиг.2) происходит следующим образом.

Если на выходах 3 появляется кодовая комбинация, в которой в любой из трех подряд идущих разрядов встречается не более одного единичного сигнала, то на выходах элементов

И 21 и 22 всех функциональных блоков 20 будут нулевые сигналы и, следовательно, на выходе 12 и на выходах 11 также будут нулевые сигналы.

Если в 4+1-м и 4+3-м разрядах кодовой комбинации на выходах 3 появляются единичные сигналы, то это приведет к появлению единичного сигнала на выходе элемента И 21 <-го функционального блока 20, который,пройдя через элементы ИЛЙ 23 всех функциональных блоков 20, начиная с

3-ro разряда до нулевого, приведет

809542

10 к появлению единичных (разрешающих) сигналов на первых входах элементов

И 24 всех функциональных блоков 20 от Ф-го до нулевого. B результате этого та часть кодовой комбинации на выходах 3, которая предшествует

В+1-му разряду (т.е. младшему из выделенной группы) и несет в себе информацию о погрешности преобразования, появится на выходах 11 устройства 10, благодаря чему и упрощается метрологический контроль.

Если же единичные сигналы появятся в В+3-м и В+2-м разрядах кодовой комбинации на выходах 3, то в этом случае единичный сигнал появится на выходе элемента И 22, который„ пройдя через элемент ИЛИ 19, появится на выходе 12, что свидетельствует о грубой погрешности преобразования, с другой стороны, этот же сигнал через элементы ИЛИ 23 всех функциональных блоков 20 от 4-го до нулевого приведет к появлению разрешающих сигналов на первых входах элементов И 24 всех указанных функциональных блоков 20. Появляющаяся при этом кодовая комбинация на выходах

11 несет дополнительную информацию. о величине грубой погрешности.

Работа устройства 10 при р ъ 3 (см.фиг.3) происходит следующим образом.

Если на выходах 3 появляется кодовая комбинация, в которой в любой группе из p+1 подряд идущих разрядов встречается не более одного единичного сигнала, то на выходах элементов И 27 и 29 всех функциональных блоков 26 будут нулевые сигналы и, следовательно, на выходе 12 и на выходах 11 также будут нулевые сигналы. Если в В+1-м и 4+p+1-м (4+4-м на фиг.3) разрядах кодовой комбинации на выходах 3 появляются единичные сигналы, то это приведет к появлению единичного сигнала. На выходе элемента И 27 В-го функционального блока 26, который, пройдя через элементы ИЛИ 30 всех функциональных блоков 26, начиная с Ь-ro разряда до нулевого, приведет к появлению единичных (разрешающих) сигналов на первых входах элементов

И 31 всех функциональных блоков 26 от В -го до нулевого. В результате этого та часть кодовой комбинации на выходах 3, которая предшествует +1-му разряду (т.е. разряду младшему из выделенной группы) и несет в себе информацию о погрешности преобразования, появится на выходах 11 устройства 10, благодаря чему и упрощается метрологический контроль.

Если же единичные сигналы появятся в В+р+1-м (в В +4-м на фиг.3) и любом из разрядов от В-+p-го (+3-ro на фиг.3) до 4 +2-го кодовой комбинации на выходах 3, то единичный сигФормула изобретения

1. Аналого-цифровой преобразователь, содержащий измерительные блоки по числу разрядов кода, которые содержат сравнивающий элемент, управляющий выход которого соединен с управляющим входом вычитающего элемента, входы сравнивающего элемента и вычитающего элемента соединены с измерительной входной шиной измерительного блока, выход вычитающего элемента соединен с измерительной выходной шиной измерительного блока, выход сравнивающего элемента соединен с выходной шиной измерительного блока, а измерительная входная шина каждого измерительного блока соединена с йзмерительной выходной шиной каждого предыдущего измерительного

50 55

65 нал в разрядах от В +р.-го (В+3-ro на фиг.З) до В +2-го, пройдя через соответствукиций вход элемента ИЛИ 28

8-ro функционального блока 26, приведет к появлению единичного сигнала на выходе элемента И 29 этого же функционального блока 26. Этот единичный сигнал,.пройдя через элемент

ИЛИ 25, появится на выходе 12, что свидетельствует о грубой погрешности преобразования. С другой стороны, этот же сигнал через элементы ИЛИ

30 всех функциональных блоков 26 от

В-го до нулевого приведет к появлению разрешающих сигналов на первых входах элементов И 31 всех указанных

15 функциональных блоков 26. Появляющаяся при этом кодовая комбинация на выходах 11 несет дополнительную информацию о величине грубой погрешности.

20 Устройство обладает особенностью измерять динамическую погрешность, возникающую при быстром изменении Х.

Если на вход АЦП подать быстро изменяющийся возрастающий сигнал, то

25 его возрастание эквивалентно от« клонению < эталонной величины от номинального значения, код которого и появится на выходе 11 (а возможно и на выходе 12 — при большей скоросЗО ти изменения сигнала). Если из последовательности кодовых комбинаций иа выходах 11 выделить наибольший код, то он будет соответствовать величине динамической погрешности, что позволяет решить проблему автоматичес. кого нормирования динамической погрешности.

Наличие устройства 10 для выделения кода погрешности преобразования значительно упрощает метрологи40 ческий контроль как в статическом, так и в динамическом режимах, а также настройку аналого-цифрового преобразователя как в процессе производства, так и в процессе эксплуатации.

809542 блока, отличающийся тем, что, С целью упрощения метрологического контроля и расширения функциональных возможностей, введено устройство для выделения кода погрешности преобразования, входные шины ,которого соединены с выходными шинамй измерительных блоков, а размеры эталонных величин в каждом измерительном блоке соответственно выбраны пропорциональными либо соответствующим р-числам Фибоначчи,либо соответствующим степеням "золотой" р-пропорции, являющейся положительным корнем уравнения

Р+1

Х вЂ”.Х - 1 = Oi где р - заданное натуральное число.

2. Преобразователь по п.1, о т л и ч а ю щ и и с .я тем, что стройство для выделения кода погшности преобразования.при р=1 содержнт фуикциональные блоки, каждый из которых соответствует определен- ному разряду кода, за исключением двух старших разрядов, 4-й из которых содержит первый элемент И, входы которого соединены соответственно с 4+3-й и 1+2-й входными шинами, элемент ИЛИ, первый вход которого соединен с выходом первого элемента И, второй элемент И, первый вход которого соединен с выходом элемента ИЛИ, а второй вход которого соединен с

8-й входной шиной, второй вход элемента ИЛИ E-ro функционального блока соединен с выходом элемента ИЛИ +1-ro функционального блока.

3. Преобразователь по п.1, о тл и ч а ю шийся тем, что устройство для выделения кода погрешности преобразования при p=2 содержит первый элемент ИЛИ, выход которого является контрольным выходом устройства для выделения кода погрешности преобразования, и функциональные блоки, каждый из которых соответствует определенному разряду кода, за исключением трех старших разрядов, и 8-й из которых содержит первый элемент И, входы которого соединены соответственно с 4+3-й и 8+1-й входной шинами, второй элемент И, входил которого соединены соответственно с 4+3-й и В+2-й входной шинами, а ыход которого соединен с соотве ствующим входом первого элемента

ИЛИ,.второй элемент ИЛИ, первый и второй входы которого соединены соответственно с выходами первого и второго элементов И, третий элемент

И, первый вход которого соединен с выходом второго элемента ИЛИ, а второй вход которого соединен с -й входной шиной, а выход которого является -Е -м информационным выходом устройства для выделения кода погрешности, причем третий вход второго элемента ИЛИ 4 --ro функционального блока соединен с выходом второго элемента ИЛИ 4 +1-ro функционального блока.

4. Преобразователь по и. 1, о тл и ч а ю шийся тем,что устройство для выделения кода погреш 5 ности преобразования при р Ъ 3 содержит первый элемент ИЛИ, выход которого является контрольным выходом устройства для выделения кода погрешности преобразования,и функциональ2О ные блоки, каждый из которых соответствует определенному разряду кода, за исключением р+1 старших разрядов, 8-й из которых. содержит первый элемент И, входы которого соединены

2 соответственно с +р+1-й и +1-и входной шинами, второй элемент ИЛИ, входы которого соответственно соединены с 4+2-й до -6+р-й входной шинами, второй элемент И, первый вход которого соединен с 4+р+1-й входной ,шинами, а второй вход которого соеди нен с выходом второго элемента ИЛИ, выход которого соединен с соответствующим входом первого элемента

ИЛИ, третий элемент ИЛИ, первый и второй входы которого соединены соответственно с выходами первого и второго элементов И, третий элемент

И, первый вход которого соединен с выходами третьего элемента ИЛИ,а

40 второй вход которого соединен с 8-й входной шинами, выход которого является 8-м информационным выходом устройства для выделения кода погрешности преобразоВания, третий вход

45 тРетьего элемента ИЛЙ -го функционального блока соедин н с выходом третьего элемента ИЛИ 6+1-ro функционального блока.

Источники информации, О принятые во внимание при экспертизе

1. Дроздов E.À., A.Ï. Пятибратов.

Автоматическое преобразование и кодирование информаций. М., "Советское радио", 1964, с. 50-150.

2. Техника непрерывно-дискретйого преобразования. Под ред. A.Ñàññêèíäà, М., НТОНИ, 1960, с. 216.

809542

Тираж 999 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Заказ 457/77

Филиал ППП "Патент", г. Ужгород, ул. Проектная,4

Составитель A. Титов

Редактор С. Тараненко Техред Е.Гаврилешко Корректор 0. Билак

Аналого-цифровой преобразователь Аналого-цифровой преобразователь Аналого-цифровой преобразователь Аналого-цифровой преобразователь Аналого-цифровой преобразователь Аналого-цифровой преобразователь Аналого-цифровой преобразователь Аналого-цифровой преобразователь 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управлениях

Изобретение относится к области высоковольтной импульсной техники и может быть использовано в качестве источника импульсного электропитания различных электрофизических установок

Изобретение относится к устройствам цифровой автоматики и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2103808
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, в вычислительных устройств, устройствах связи различных отраслей техники

Изобретение относится к области электротехники, в частности к области генерирования электрических импульсов с использованием трансформаторов

Изобретение относится к импульскной технике

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах, работающих в частотном режиме, а также при разработке источников коротких высоковольтных импульсов

Изобретение относится к электротехнике и электронике и может быть использовано в устройствах питания радиоэлектронной аппаратуры, для питания электроприводов и т.д
Наверх