Запоминающее устройство
,,,н (есеiл М Б A
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ (61) Дополнительное к авт. свнд-ву (22) Заявлено 0801.79 (21) 2709592/18-24
Сеез Соввтскнк
Социалистических
Республнк
<((>799002
Ф, (51)М. Кл з
G 11 С 11/06 с присоединением заявки Й© (23) Приоритет
Государственный коюитет
СССР но делаю изобретений н открытий
Опубликовано 23.01.81. бюллетень М 3
Дата опубликования описания 23.0 1.81 (53) УДК681. 327. 6 (088. 8) (72) Автор изобретения
В.И.Костюкевич (71) Заявитель
Рязанский завод счатно-аналитических машин (54) ЗАПОМИНАЮЩЕ УСТРОЯСТВО
Изобретение относится к вычислительной -технике.
Известны запоминающие устройства (ЗУ), содеРжащие ферритовые матрицы . с раздельными проводами считывания и записи, устройство управления выборкой координатных проводов ферритовых матриц, блок местного управления, устройство считывания и записи информа- ции,в которых разрядные провода подключены к разрядным формирователям
Ы
Наиболее близким техническим решением к предлагаемому является ЗУ, содержащее матричный накопитель, разряд--15 ные шины которого через первые элементы согласования подключены к источнику питания, инверторы, вторые элементы согласования, информационные шины, управляющую шину и шину нулевого потенциала f2 ).
Однако известные Зу содержат боль-. шое количество разрядных формирователей, сложных по построению, и харак 5 теризуются большим потреблением мощности при записи информации °
Цель изобретения -упрощение устройства и уменьшение потребляемой мощности. ЗО
Поставленная цель достигается тем, что в известное устройство введены формирователь и группы ключей, выпол-. ненные на транзисторах, причем коллек. торы транзисторов ключей первой группы подключены к одним из концов разрядных шин, другие концы которых, подхлючены к.коллекторам транзисторов ключей второй группы, через развязывающие диоды - к эмиттерам одних из транзисторов ключей первой и второй групп, а через вторые элементы согласования — к шине нулевого потенциала, эмиттеры других транзисторов ключей первой и второй групп подключены через развяэывающие дибды к выходу формирователя, вход которого подключен к управляющей шине, базы транзисторов ключей первой и второй групп подключены через инверторы к информационным шинам, а через согласующие резисторы - к источнику питания.
На чертеже представлена схема ЗУ.
Устройство содержит ключи 1 и 2, выполненные на транзисторах 3, в цепи базы которого включен резистор
4, а в пепи эмиттера — развяэывающий диод 5, разрядные шины 6, инверторы
7, формирователь 8, согласующие резисторы 9 и 10, клеммы 11-15.
799002
Клеммы 11 и 12 служат для подклюния питающих напряжений, клеммы 13 и 14 — для подключения, соответственно, прямых и инверсных выходов регист., ра,числа устройства считывания и записи информации, клемма 15 — для подключения входа формирователя 8 к одному из выходов блока местного управления ЗУ.При появлении на клеммах
13 потенциалов, соответствующих прямому коду записываемого слова,и на клеммах 14 потенциалов, соответствующих обратному коду записываемого слова, подготавливаются к срабатыванию ключи
1и2.
С приходом на клемму 15 из блока местного управления (на чертеже не показан) сигнала запуска формирователя срабатывает формирователь 8, формируя импульс тока записи. Импульс тока записи проходит последовательно через ключи 1, 2 и разрядные 20 шины 6 к клемме 11. При этом импульс тока записи проходит через те разрядные шины 6, ключи 1 которых открыты потенциалами на клеммах 13, и через те ключи 2, которые открыты потенциа- 25 лами на клеммах 14, минуя параллельно подключенные к ним закрытые ключи 1 с подключенными к ним разрядными шинами 3.
Формирователь 8 либо построен IIo схеме для работы в линейном режиме или по схеме для работы в ключевом режиме. В последнем случае в коллекторные цепи ключей 2 подключают уравнивающие резисторы.
Замена разрядных формирователей ключами в Зу,уменьшает количество разрядных формирователей, довольно сложных по построению, особенно в тех случаях, когда от них требуется работа в линейном режиме с целью 10 стабилизации тока.
Включение разрядных шин в последовательную цепь снижает токопотребление запоминающим устройством в несколько раэ, что особенно важно для
ЗУ малой емкости.
Формула изобретения
Запоминающее устройство, содержащее матричный накопитель, разрядные шины которого через первые элементы согласования подключены к источнику питания, инверторы, вторые элементы согласования, информационные шины, управляющую шину и шину нулевого по тенциала, о т л и.ч а ю щ е е с я тем, что, с целью упрощения устройства и уменьшения потребляемой. мощности, в него введены формирователь и группы ключей, выполненные на транзисторах, причем коллекторы транзисторов ключей первой группы подключены к одним из концов. разряд„. ных шин, другие концы которых подключены непосредственно к коллектора транзисторов ключей второй группы, через развяэывающие диоды — к эмиттерам одних из транзисторов ключей первой и второй групп, а через вторые элементы согласования — к шине нулевого потенциала, эмиттеры других транзисторов ключей первой и второй групп подключены через раэвязывающие диоды к выходу формирователя, вход которого подключен к управляющей шине, базы трайзисторов ключей первой и второй групп подключены через инверторы к информационным шинам, а через согласующие резисторы— к источнику питания.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
Р 498647, кл. G 11 С 11/06, 12.06.74.
2. Шигин A.Ã., Дерюгин A.A.Öèôðîâûå вычислительные машины. М,, Энергия
1975, с. 98. 4-4 (прототип) .
799002
Эакаэ 10079/76 . Тираж 656 Подписное
ВНИИПИ Государственного комитЕта СССР по делам иэобретеиий и открытий
113035, Ибсква, Ж-35, Раушская наб., д. 4/5 г. ужгород, ул. Проектная, 4
1>нчнал 11ПП Патент, Составитель Л. ycbeaa
Редактор Н.Рогулич Техред Т.Маточка Корректор С. 11екмар


