Устройство для контроля электрических схем
Союз Советскик
Соцмалнстическик
Республик
ОЛИСДНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
tits 789812 (6() Дополнительное к авт. свиЛ-ву (22) Заявлено 12. 12.78 (21) 2695215/18-21 с присоединением заявки At (23) Приоритет .
Опубликовано 23.12.80, Бюллетень .% 47
Дата опубликования описания 26.12.80 (51)М, Кл.
G 01 Я 19/04
Ьсударстввнный комитет пе авнам нзабретвний и вткрытнй (53 ) УД К62 1. .31 7. 333 (088.8) (72) Автор изобретения
P. Х. Хейман
„ @ 1 Т -, " - = ЛЯ
Рокский ордена Ленина государственный электротехнический завод ВЭФ имени В.И.Ленина (7!) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЭЛЕКТРИЧЕСКИХ
СХ EN
Изобретение относится к электроиэмерительной технике и может быть использовано при создании устройств для контроли электрических схем, содержащих вариаторы.
Известно устройство дпя контроля электрических схем, содержащее наполнитепьный конденсатор, ключ, блок управления, генератор тока, зарядный и разрядный транзисторы и повторитель напряжения tl).
Недостатком этого устройства являет ся невысокая точность и огранйченные функциональные возможности, поскольку
15 оно обеспе ивает воэможность контроля только мгновенных значений напряжения.
Наиболее близким по технической сущности к предлагаемому является устройся во, содержащее последовательно соединенные стабилизатор тока, балластный резистор, блок коммутапии и контролируемую электрическую схему, а также два эапоминакяпих усилителя, первый вход первого
2 из которых соединен с выходом стабилизатора 121.
Недостатком этого устройства являет ся невозможность контроля электрических схем, содержащих вариаторы и низкое быстродействие вследствие отсчета показаний по вольтметру.
11ель изобретения - повышение быстродействия и расширения функциональных воэможностей.
Для достижения этой иепи известное устройство дпя контроля электрических схем, содержащее последовательно соединенные стабилизатор тока, балластный резистор, блок коммутации и контролируемую электрическую схему, а также два запоминающих усилителя, первый вход первого иэ которых соединен с выходом стабилизатора тока, снабжено двухобмоточным разделительным трансформатором и последовательно соединенным сумматором, пороговым элементом и блоком управления, первый выход которого соединен со вторым входом первого запоминающего усилителя, а втсь78<>8
3 рой выход — с управпяющим входом блока коммутации, при этом выводы первичной обмотки разделительного трансформатора соединены с выходом блока коммутации и обшей шиной устройства, выводы вторич- ной обмотки разделительного трансформатора соединены со входом второго запоминающего усилителя и общей шиной устройства, а входы сумматора соединены с вы« ходами первого и второго запоминающих р усилителей.
На чертеже представлена электрическая схема устройства.
Устройство содержит стабипизатор 1 тока, балластный реэистбр 2, блок 3 коммутации, контролируемую электрическую схему 4, первый запоминающий усилитель 5, второй запоминающий усилитель
6, двухобмоточный разделительный транс- gp форматор 7, сумматор 8, пороговый элемент 9.и блок 10 управления.
Первый запоминающий усилитель выпопнен регулируемым. Регулировка выходно
ro сигнала осуществляется блоком управ- пения согласно программе контроля.
Устройство работает следующим образом.
По команде иэ блока 10 управления в блоке 3 коммутации замыкается контакт, через который подается ток от стабипиэатора 1 тока на контролируемую электрическую схему 4. В контролируемой электрической схеме 4 начинается переходной зз процесс, Напряжение с контролируемой электрической схемы 4 через разделительный трансформатор 7 поступает на вход второго запоминающего усилителя 6. Разделительный трансформатор 7 служит дпя 4р устранения влияния входных параметров второго запоминакмцего усилителя 6 на работу контролируемой электрической схе мы 4.
На первый вход первого запоминающе- 45
ro усилителя 5 иэ стабилизатора 1 тока поступает постоянный ток. Под воэдейс1 вием сигнала с блока управления на первый запооминающий усилитель 5 на выходе последнего формируется сигнал, соот ветс пьую|ций допустимому значению напряжения, зависящего от типа варистора контролируемой электрической схемы 4. Сит налы с выходов запоминакнцих усилителей
5 и 6 поступают на входы сумматора 8.
С выхода сумматора разность сигналов поступает на вход порогового элемента 9.
l:с и и и ров еря ем ая с хем а исправна, разность допусти ого и проверяемого сигналов не12 4 достаточна для срабатывания порогового элемента 9.
Через некоторое время с блока 10 управления на блок 3 коммутации, подается команда, под воздействием которой контакт в бпоке 3 коммутации размыкается. B контролируемой электрической схеме снова начинается нереходной процесс и производится повторная проверка исправности.
Если контролируемая электрическая схема
4 неисправна, пороговой элемент 9 сработает и подает сигнал на блок
10 управления, который зафиксирует ошибку.
Использование новых элементов выгодно отличает предлагаемое устройство от известного, так как с помощью сумматора и порогового эпемента возможно произвести автоматический контроль электрических схем, содержащих варисторы, что искпючает необходимость применения уст ройства с визуальной индикацией. Введенный разделительный трансформатор позволяет применить устройство для проверки электрических схем с варисторами.,Пвойной контроль схем (при включении и при откпючении напряжения) увеличивает надежность контроля.
Формула изобретения
Устройство для контроля электрических схем, содержащее последовательно соединенные стабилизатор тока, балластный резистор, блок коммутации и контролируемую электрическую схему, а также два запоминающих усилителя, первый вход первого иэ которых соединен с выходом стабилизатора тока, о т и и ч а ю щ ее с я тем, что, с цепью повышения быст родействия и расширения функциональных воэможностей, оно снабжено двухобмоточным раэдепитепьным трансформатором и последовательно соединенными сумматором, пороговым элементом и блоком управления, первый выход которого, соединен со вторым входом первого запоминающего усилителя, а второй выход - с управпяющим входом блока коммутации, при этом выводы первичной обмотки разделительного трансформатора соединены с выходом блока коммутации и общей шиной устройства, выводы вторичной обмотки разделительного трансформатора соединены со входом второго запоминающего усилителя и общей шиной устройства, а входы сум7Я<4H <
Составитель A. Иэк.мов
Техред М. Петко Корректор (). Билак
Редактор М. Габуда
Тираж 1019 Подписное
В!!ИИПИ Государственного комитета C(:.Cf по делам изобретений и открытий ! 13035, Москва, Ж-35, Раушская наб., д. /. >
Заказ 9028/41 1<илиал 1! fи! Г!атент, r. Ужгород, у:т. lff><> ктнли, матора соединены с вы(одами первого и второго запоминающего усилителей.
Ис точи ики и нформ а иии, принятые во внимание при экспертизе
1. Авторско»
1 (- 45.! 958, кл.
2. Авторское 1О 34 994 9, кл. (прототип). свилет< ли<- n n < (f (ч <)1 fc ) <,3/О 7, 1<< 74. свидетельств о ((.(. Р
0! fr Я c)/04 f <)7 >


