Устройство для приема дискретной информации в системах с решающей обратной связью
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советскмн
Социалистических
Респубпми
745ОО9 (6l ) Дополнительное к авт. свид-ву (22) Заявлено26.08.76 (21) 2400560/18-09 с присоединением заявки .% (23) П риоритет
Опубликовано 30.06.80. Бюллетень J424 (5! )М. Кл.
Н 04 L 1/10
Гооударетавнный комитет
СССР
60 делам изобретений и открытий (53) УДК 621.39:
:68 1. 327. B (088.8) Дата опубликования описания 30.06.80 (72) Авторы изобретения
С. А. Осмоловский и В. В. Насыпный (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПРИЕМА ДИСКРЕТНОЙ ИНФОРМАЦИИ
В СИСТЕМАХ С РЕШАЮШЕЙ ОБРАТНОЙ СВЯЗЬЮ
Изобретение относится к технике связи и может использоваться при построе;. нии систем передачи данных (СПД).
Известно устройство для приема дискретной информации в системах с решающей обратной связью, содержащее последовательно соединенные входной согласующий блок и декодер, выходы которого подключены ко входам решающего блока и накопителя, к дополнительному входу которого подключен выход блока управления, входы которого соединены со входами передатчика обратного канала(1.1
Однако данное устройство имеет йевысокую скорость приема.
Цель изобретения — повышение быстродействия устройства.
Для этого в устройство для приема дискретной информации в системах с решающей обратной связью, содержащее последовательно соединенные входной согласующий блок и декодер, выходы которого подключены ко входам решающего блока и накопителя, к дополнительному входу которого подключен выход блока управления, входы которого соединены с входами передатчика обратного канала, введен блок поиска ошибки, входы кото5 рого соединены с выходами решающего блока, накопителя и дополнительным выходом декодера, а выходы блока поиска ошибки подключены ко входам блока управления, блок поиска ошибки содержит два элемента ИЛИ, три элемента И, регистр, блок сравнения, ключ и триггер, выходы которого подключены к первым входам первого и второго элементов И, выходы которых соединены соответствен, - но с первыми входами блока сравнения и третьего элемента И, второй вход которого соединен со вторым входом блока сравнения, к третьему входу которого подключен выход регистра, первый вход которого соединен с выходом третьего элемента И, при этом выход блока сравнения подключен в первому входу ключа, выходы которого соединены сост ветственно с первыми входами первого
7 45009
30 элемента ИЛИ и триггера, ко второму входу которого подключен выход второго элемента И, второй вход которого соединен со вторым входом ключа и первым входом второго элемента ИЛИ, выход которого подключен ко второму входу первого элемента И, а выход второго элемента И соединен со вторым входом первого элемента ИЛИ, причем выхо10 ды блока сравнения и первого элемента ИЛИ являются выходами блока поиска ошибки, входами которого являются входы второго элемента ИЛИ, второй вход третьего элемента И и второй вход ре15 гистра.
На чертеже изображена структурная электрическая схема предложенного устройства.
Устройство для приема дискретной информации в системах с решающей обратной связью содержит входной согласующий блок 1, декодер 2, решающий блок .3, накопитель 4, блок управления 5, передатчик 6 обратного канала, блок поиска ошибки 7, который состоит из элементов ИЛИ 8, 9, элементов И 10, 11, 12, регистра 13, блока сравнения
14, ключа 15 и триггера 16.
Устройство работает следующим образом.
Принятые кодовые блоки поступают из канала через входной согласующий блок 1 в декодер 2, откуда информационные символы записываются в накопитель 4, а проверочные — в решающий блок 3.
В накопителе 4 хранятся Х ранее принятых блоков, очередной принятый кодовый блок через Х тактов выдается потребителю.
При первом обнаружении решающим блоком 3 ошибки в принимаемом блоке сигнал "ошибка поступает на первый вход элемента И 11, на второй вход которого подается отпирающее напряжение со второго выхода триггера 16. При этом с выхода элемента И 11 снимается сигнал, "ошибка, подаваемый через второй вход элемента ИЛИ 8 на вход
"Запрос-1" блока управления 5 и пе- редатчика 6; который посылает на передающую станцию сигнал "Запрос-1".
Сигнал с выхода элемента И 11 подается также на первый вход элемента И 12, ко второму входу которого подключен ,выход декодера 2 и на первый вход триг гера 16, изменяя его состояние. В этом случае информационная комбинация принятого кодового блока записывается в регистр 13.
При получении сигнала "Запрос-1 лев редающая сторона производит повторение (-ro блока. При повторном обнаружении ошибки при декодировании с -го блока сигнал ошибка" из решающего блока 3 через элемент ИЛИ 9, элемент И 10, на второй вход которого подается бтпирающее напряжение с первого входа изменившего свое состояние триггера 16, подается на управляющий вход блока сравнения 14.
В этом случае в блоке сравнения 14 производится сравнение информационных комбинаций повторенного c --го блока и записанногов регистр 13. При совпадении сравниваемых информацинных комбинаций, что свидетельствует о том, что ошибка проникла в глубь накопителя 4, с первого выхода блока сравнения 14 подается сигнал на вход "Запрос-2 " блока управления 5 и передатчика 6, который формирует сигнал Запрос-2" и посылает его на передающую сторону. B режиме поиска" ошибки передающая сторона повторяет (с -1) — и блок. Блок управления 5 заносит в регистр 13 (-1)-й блок из накопителя 4 для обеспечения возможности сравнения повторенного и первоначально принятого его значений.
Если при вращении информационные комбинации повторенного j -го блока и
i --го блока из накопителя 4 не совпали, то .на ключ 15 подается сигнал со второго выхода блока сравнения 14 одновременно с сигналом "ошибка", поступившим на второй вход ключа 15. В результате этого с первого выхода ключа 15 через элемент ИЛИ 8 на вход "Запрос-l" передатчика 6 поступит сигнал, по которому будет сформирован и передан на передающую сторону сигнал "Запрос-1 .
Повторение 1, -го блока будет осуществляться до тех пор, покаоннебудетпринят без ошибки, что свидетельствует о том, что обнаружение ошибки в блоке вызвано искажением в канале -го блока, или информационные комбинации повторенного -го блока и записанного в регистр 13 совпадут, в результате чего передатчик 6 сформирует сигнал
"Запрос-2", при получении которого передающая сторона передаст (i --1)-й блок. Предположим, что размножение ошибки вызвал (а - )-й блок, находящийся в накопителе 4. Тогда повторенный (-1)-й блок будет декодирован с необнаруженной ошибкой, так как условия приема, корреляционные связи (Е -1)-ro блока с предыдушими блоками
5 7 не изменились. B этом случае с решающе го блока 3 по шине подтверждение" через элементы ИЛИ 9 и И 10 на управляющий вход блока сравнения 14 поступит сигнал. Блок сравнения произведет сравнение декодированного (i -1 )-го блока, записанного в регистр 13. При совпадении сравниваемых блоков с первого выхода блока сравнения 14 на вход
"Запрос-2" передатчика 6 и блока управления 5 поступит сигнал, по которому передатчик 6 посылает на передающую сторону "Запрос-2", а блок управления
5 заносит в регистр 13 (i -2)-й блок из накопителя 4 и т.д.
Поиск необнаруженной ошибки прекращается, если при безошибочном приеме повторяемого (8 - j)-го блока информа-. ционная комбинация декодированного блока и записанного в регистр 13 не совпадут. В этом случае после декодирования (i -/ )-го блока сигнал "подтверждение" из решающего блока 3 через элементы ИЛИ 9, И 10 поступит на управляющий вход блока сравнения
14. Так как информационные комбинации сравниваемых (i — g ) ых блоков, находящихся в декодере 2 и регистре 13 отличаются, то со второго выхода блока сравнения 14 на ключ 1 5 поступит сигнал.
Поскольку на второй вход ключа 15 сит нала ошибка" не выдается, то со второго выхода ключа 15 на вход подтверждение передатчика 6 блока управления
5 и на второй вход триггера 16 поступит сигнал, по которому передатчик
6 на передающую сторону передает сигнал подтверждение, блок управления
5 стирает находящийся в регистре 13 блок и записывает в накопитель 4 блок из декодера, 2, опрокидывается триггер
16 блока поиска 7, прекращая поиск необнаруженной ошибки.
В предложенном устройстве повышается быстродействие.
45009
45 щий блок и декодер, выходы которого подключены ко входам решающего блока. и накопителя, к дополнительному входу которого подключен выход блока управления, входы которого соединены. со входами передатчика обратного канала, о т— л и ч а ю щ е е с-я тем, что, с целью повышения быстродействия устройства, введен блок поиска ошибки, входы кото рого соединены с выходами решающего блока, накопителя и дополнительным выходом декодера, а выходы блока поиска ошибки подключены ко входам блока управленйя.
2. Устройство по и. 1, о т л ич а ю щ е е с я тем, что блок поиска ошибки содержит два элемента ИЛИ, три элемента И, регистр, блок сравнения, ключ и триггер, выходы которого подключены к первым входам первого и второго элементов И, выходы которых соединены соответственно с первйми входами блока сравнения и третьего элемента И, второй вход которого соединен со вторым входом блока сравнения, к третьему входу которого подключен выход регистра, первый вход которого соединен с выходом третьего элемента И, при этом выход блока сравнения подключен к первому входу ключа, выходы которого соединены соответственно с пер-. выми входами первого элемента ИЛИ и триггера, ко второму входу которого подключен выход второго элемента И, второй вход которого соединен со вторым входом ключа и первым входом второго элемента ИЛИ, выход которого подключен ко второму входу первого элемента И, а выход второго элемента И соединен со вторым входом первого элемента ИЛИ, причем выходы блока сравнения и первого элемента ИЛИ являются выходами блока поиска ошибки, входами которого являются входы второго элемента ИЛИ, второй вход третьего элемента И и второй вход регистра. формула изобретения
1. Устройство для приема дискретной информации в системах с решающей обратной связью, содержащее последовательно соединенные входной согласук Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
% 478447, кл. Н 04 " 1/10, 1972 (прототип).,



