Двухтактный регистр сдвига

 

ОП ИСАИ ИЕ

И,ЗОБРЕТЕ Н ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Сопетскмх

Соцкалкстическик

Респубпмк,,744732 (61) Дополнительное к авт. саид-ву— (51) М.К . (22) Заявлено 25.12.75 (21) 2306995/18-24 б 11 С 19 00 с присоединением заявки №вЂ”

Гасударственный камитет (23) Приоритет—

Опубликовано 30.06.80. Бюллетень № 24

Дата опубликования описания 05.07.80

) (53) УДК 681.327..26 (088.8) ао делам изобретений н етнрмтнй (72) А втор изобретения

А. H. Фойда (7! ) Заявитель (54) ДВУХТАКТНЫИ РЕГИСТР г ЦВИГА l

Изобретение относится к области вычислительной техники и может быть использовано при построении регистров сдвига.

Известны однотактные. и двухтактные регистры сдвига, выполненные на элементах

И-НЕ, в каждом из разрядов которого используется от. шести до восьми элементов

И-НЕ 111.

Наиболее близким техническим решением к предлагаемому является трехтактный регистр сдвига, каждый из разрядов которого содержит пять элементов И-НЕ и состоит из двух триггеров, входы сброса которых подключены к соответствующим двум тактовым шинам, вход установки каждого второго триггера соединен с инверсным выходом каждого первого триггера, другой вход сброса которого соединен с прямым выходом второго триггера, а третья тактовая шина подключена к входам установки вторых триггеров регистра 12).

Недостатком известных регистров является большое число элементов И-НЕ в каждом разряде регистра.

Е\ель изобретения — — упрощение регистра за счет уменьшения количества элементов И-НЕ.

Поставленная цель достигается тем, что в двухтактный регистр сдвига, содержащий

R-S триггеры, первые входы сброса которых подключены к соответствующим тактовым шинам, первый вход установки каждого триггера соединен с инверсивным выходом предыдущего триггера, введены выходной R-S триггер и элемент И-НЕ, первый вход которого соединен с прямым выходом последнего триггера. вторые входы сброса и установки которого соединены со вторым входом

1в элемента И-НЕ и с прямым выходом выходного Я-S триггера, вход сброса которого подключен к первой тактовой шине, первый вход установки — ко второй тактовой шине, второй вход установки — к выходу элемента И-НЕ, а прямой выход каждого триггера регистра соединен со вторыми входами сброса и установки предыдущего триггера регистра. г

На фиг. l представлена схема двухтактного регистра сдвига; на фиг. 2 и 3 — временная, диаграмма работы регистра, Двухтактный регистр сдвига содержит

R-S триггеры на элементах И-HF. 1, 2, 3, 4 и l, 2, 3, 4 и так далее, первую 5 и вторую 6 тактовые шины, элемент И-НЕ 7, 1

744732

Формула изобретения

" "выходной R-S триггер на элементах И-HF

8 и 9, причем первый вход установки первого триггера регистра соединен со входом !О регистра.

Информацию на выходе можно снймать как с выходов элементов H HE 8 и 9, так и только с выхода элемента И-НЕ 8, являющегося прямым выходом выходного триггера.

В исходном состоянии на прямых выходах триггеров регистра находится код

lll0l0lll и производится запись кода, поступающего на вход 10 в соответствии с фиг, 1.

В момент времени tj .ноль на шине 5 вызывает появление единиц на выходах элементов 2, 2 и 9 в момент t>. На временных диаграммах единицы на выходах эле3$ ментов, которые вызваны действйем йа" йх входах тактовых импульсов, зачерчены.

Единица на выходе элемента 2 не изменяет состояние элемента 3,. так как на вход элемента 3 в это время поступает ноль щ с выхода элемента 4. Аналогично не изменяется состояние элемента 8.

Единица на выходе элемента 2 изменяет состояние элемента l в момент

М на нулевое, которое устанавливает выход элемента 3 в момент tg в единиц, кото.рая изменяет состояние элемента 1 в момент tg на нулевое, что устанавливает выход элемента 3 в момент tq в единицу.

В момент t заканчивае; я действйе но 1 ля на шине 5, что вызывает появление единиц на выходах элементов 2,2 и 9 в момент t .В момент t o ноль на шине 6 вызывает появление на выходах элементов 4 и 4" единиц в момент t ai, что изменяет состо.яние элемента 3 в момент ti на нулевое И которое устанавливает выход элемента 1 в момент t a в единицу, которая изменяет состояние элемента 3 в момент t r q на ну",левое и устанавливает выход элемента 1 в момент t g в единицу.

В момент t i б заканчивается действие ноля на .шнне 6, что вызывает появление нолей на выходах элементов 4 и 4 в момейт" t iz В момент 1< ноль на lIJHHe 5 вызывает

" йоявленйе на выходах элементов 2, 2 и 9 4 единиц в момент tie. Так как на входе

l0 в этот момент находится единица, то на выходе элемента 1 в момент tao появляется ноль, который изменяет состояние эле мента 3 в момейт taz на нулевое и устанавливает выходы элементов 1 и 2 в единицу. о

В момент tpq происходит перепись информации в следующий разряд регистра, а сброс первого триггера на элементах I и 2 не происходит, так как на входе 10 с момента tji находится единица.

Таким образом, если состояние предыдущего триггера регистра было нулевое, то через время, равное времени на задержку срабатываний одного элемента после прихода тактового импульса, данный триггер устанавливается в нулевое состояние, а предыдущий триггер сбрасывается.

Если же состояние предыдущего триггера регистра было.. единичным, то через время, равное времени на задержку срабатывания одного элемента после окончания действии тактового импульса, данный триггер устанавливается в единичное состояние, Которое сохраняется до момента прихода следующего тактового импульса.

Аналогично происходит сброс всех триггеров регистра в соответствии с фиг,.3.

Изобретение позволяет уменьшить количество элементов И-НЕ в регистре и тем самым упростить его.

Двухтактный регистр сдвига, содержащий R-S триггеры, первые входы сброса которых подключены к соответствующим так товым шинам, первый вход установки каждого триггера соединен с инверсным выходом предыдущего триггера; отличающийся тем, что, с целью упрощения регистра, в него введены выходной R-S триггер и элемент

И-НЕ, первый вход которого соединен с прямым выходом последнего триггера, вторые входы сброса и установки которого соединены ео вторым входом элемента И-HE u с прямым выходом. выходного R-S триггера, вход сброса которого подключен к первой тактовой шине, первый вход установки — ко второй тактовой шине, второй вход установки †. к выходу элемента И-НЕ, а прямой выход каждого триггера регистра соединен со вторыми входамн сброса и установки предыдущего триггера регистра.

Источники информации, принятые во внимание при экспертизе

1. Букреев И. H., Мансуров Б. М., Горячев В. И. Микроэлектронные схемы цифровых устройств. М., 1975, с. 102, рис. 3.2.1.

2. Авторское свидетельство СССР № 305589, кл. Н 03 К 23/00, 1971 (прототип).

744732

40 4О бО Йтг,, t

Составитель Ю. Ушаков

Редактор И. Нанкнна Техред К. Шуфрич Корректор Ю. Макаренко

Заказ 3824/l8 Тираж 662 Подписное

ЦИИИПИ Государственного комитета СССР по делам изобретений и открытий

l 13035, Москва, Ж вЂ” -35, Раушская наб., д. 4/5

Филиал ППП «Патент», r. Ужгород, ул. Проектная. 1

Двухтактный регистр сдвига Двухтактный регистр сдвига Двухтактный регистр сдвига Двухтактный регистр сдвига Двухтактный регистр сдвига 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх