Преобразователь троичного кода 1,0,1 в двоичный код
Союз Советскик
Социалистическик
Республик
{t>) 741261
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6 t) Дополнительное к авт. свид-ву (22) Заявлено 090278 (21) 2578019/18-24
G Об F 5/02 с присоединением заявки №.
Государственный комитет
СССР по делам изобретений и открытий (23) Приоритет
Опубликовано 1506,80. Бюллетень ¹ 22
Дата опубликования описания 15.06.80 (53) УДК681 ° 325 (088. 8) (72) Авторы и зобретения
Ф.Ф,Мингалеев . и Н.Т.Пластун (71) Заявитель (54) ПРЕОБРАЗОВАТЕЛЬ ТРОИЧНОГО КОДА
1 О, 1 В ДВОИЧНЫЙ КОД
Изобретение относится к области вычислительной техники, предназначено для перевода уплотненных чисел, записанных в троичном коде, в двоичные числа, и может быть использовано для экономии количества связей между цифровыми блоками .вычислительной системы.
Известен преобразователь троичного кода 1,0,1 в двоичный код (1), содержащий элементы ИЛИ для сигналов различной полярности, элементы
НЕ и блок одноразрядных сумматоров.
Недостаткем такого преобразователя явзтяется, сложность его реализации.
Наиболее близким по технической сущности к схемному решению является преобразователь (2), содержащий 20 троичные элементы, причем первая . входная шина преобразователя соединена с входами положительных сигналов, а вторая входная шина — с входами отрицательных сигналев первого, второго, третьего и четвертого троичных элементов, выход первого троичного элемента соединен с первыми входами отрицательных сигналов пятого и шестого троичных элементов, 30 выходы которых соединены соответ ственно с первыми входами положительных сигналов седьмого и восьмого троичных элементов, выход третьего троичного элемента соединен с первыми входами положительных сигналов пятого и девятого троичных элементов, выход четвертого троичного элемента соединен с первым входом положительного сигнала шестого и со вторым входом положительного сигнала девятого троичных элементов, Кроме того, преобразователь содержит еще четыре троичных элемента.
Недостаток этого преобразователя состоит в относительно большом объеме необходимой аппаратуры.
Целью изобретения являетcÿ упрощение преобразователя.
Это достигается тем, что в предлагаемом преобразователе выход третьего троичного элемента соединен со вторым входом положительного сигнала пятого троичного элемента, выход второго троичного элемента соединен со вторым входом отрицательного сигнала пятого троичного элемента и вторым входом положительного сигнала шестого троичного элемента, выход первого троичного элемента соединен
741261 венным весом Зо, по шине Х вЂ” 3"), при этом на выходных шинах F« F u
F преобразователя (на выходах эле3 ментов 7, 8 и 9) появляются кодовые комбинации в дноичной форме (по шине F с естественным весом 2О, по шине F< — 2", по шине F> -2 ), од( нозначйо соответствующие входной комбинации сигналов, При подаче троичиого кода на шины Х„и Х преобразователя 1 представляется сигналом положительной полярности, 1 сигналом отрицательной полярности, а 0 — отсутствием сигнала.
Система тактового питания преобразователя — трехфазная, при этом вход15 ная кодовая комбинация сигналов на шины Х и Х элементов 1 — 4 поступает через трй фазы (один такт) передачи информации по элементам схемы (Фиг. 2).
Щ Тактовым импульсом первой фазы считывается информация с троичных элементов 7-9, второй фазы — с троичных элементов 1-4, а третьей фазы— с троичных элементов 5 и 6. Импульсы поступают на шины Х и Х> элементов
1 — 4 но время тактового испульса первой Фазы.
Информация из двух троичных разрядов переводится в три двоичных разряда согласно табл.2.
Та блица 2
Та блица1 вход (!
Выход
1 314
+1 0
0 +1
0 0
0 0
B xo.ä
Выход
+1 0
Р Р1 Г(0 +1
0 0
+) 40
+1 0
0 +1
+), 0
+1 +) +1
+) +1
+) Эти операции образуют функционально полную систему логических функций и могут быть реализованы, например, 0 при помощи ферритовых логических элементов.
На входные шины Х и Х преобразователя подаются кодовые комбинации н троичной Форме (по шине Х с естест- 65 со вторым входом отрицательного сигнала шестого троичного элемента, выходы пятого и шестого троичных элементов соединены соответственно со вторыми входами положительных сигналов седьмого и восьмого троичных элементов.
На Фиг. 1 представлена блок-схема трехступенчатого преобразователя троичного кода 1,0,1 в двоичный код; на
Фиг ° 2 — временная диаграмма работы преобразонателя, Первую ступень преобразователя составляют первый, второй, третий и четвертый троичные элементы 1 — 4, вторую ступень преобразователя
rÿòHé и шестой троичные элементы 5,6.
Третья ступень преобразователя состоит из седьмого, восьмого и девятогo троичных элементов 7-9.
Троичные элементы реализуют троичные операции, описываемые табл.1.
Функционирование преобразователя . в соответствии с входной комбинацией (01) осуществляется следующим образом (временная диаграмма на фиг. 2) .
Тактовым импульсом первой фазы первого такта согласно логике работы троичного элемента, записанной
s табл.1,положительный сигнал с нход-. ной шины Х(преобразователя передается на вход положительного сигнала троичных элементов 1 и 2, импульсом второй Фазы положительный сигнал с элемента 1 передается на вход отри741261
Формула изобретения
Х5
Х2 цательного сигнала, а с элемента 2 на вход положительного сигнала элемента б.
Импульсом первой фазы второго такта информация с троичных элементов
7 — 9 поступает на выход преобразователя, образуя выходную комбинацию (О 0 О), соответствующую выходной комбинации (О 1) .
Аналогично, в соответствии с фиг, 1, фиг. 2 и табл. 2 происходят преобразования последуюших входных комбинаций, при этом на выходах
F< — F сигналу положительной поляр3 ности соответствует код 1, а отсутствию сигнала — код О .
Использование предлагаемого преобразователя троичного кода 1, О, 1 в двоичный код обеспечивает по сравнению с известными техническими решениями следуюшие преимущества: упрощение преобразователя (сокрашение 2О объема аппаратуры на четыре троичных элемента), повышение надежности преобразователя.
Преобразователь троичного кода
1,0,1 в двоичный код, содержащий троичные элементы, причем первая входная шина преобразователя соединена с входами положительных сигналов, а вторая входная шина — c входами отрицательных сигналов первого, второго, третьего и четвертого троичных элементов, выход первого троичного элемента соединен с первыми входами отрицательных сигналов пятого и шестого троичных элементов,выходы которых соединены соответственно с входами положительных сигналов седьмого и восьмого троичных элементов, выход третьего троичного элемента соединен с первыми входами положительных сигналов пятого и девятого троичных элементов, выход четвертого троичного элемента соединен с первым входом положительного сигнала шестого и со вторым входом положительного сигнала девятого троичных элементов, о т л и ч а ю щ и йс я тем, что, с целью упрощения преобразователя, в нем выход третьего троичного элемента соединен со вторым входом положительного сигнала пятого троичного элемента, выход второго троичного элемента соединен со вторым входом отрицательного сигнала пятого троичного элемента и вторым входом положительного сигнала шестого троичного элемента, выход первого троичного элемента соединен со вторым входом отрицательного сигнала шестого троичного элемента, выходы пятого и шестого троичных элементов соединены соответственно со вторыми входами положительных сигналов седьмого и восьмого троичных элементов, Источники информации, принятые во внимание при экспертизе
1 ° Авторское свидетельство СССР
Р 409217, кл. G 06 F 5/О?, 1973, 2, Соколов Т.Н., Васильев Ф.A.
Ферритовые логические элементы и узлы информационных систем, Л,, 1970, с.187, рис.4.61.
741261
Раза сигтыдаиие "0"
31, импульсы трякфазнаго истоинина питания — запись "+1" — зались "-1"
Составитель N.Аршавский
Редактор Н.Каменская Техред Ж.Кастелевич. КорректорЕ.Папп
Заказ 3204/47 Тираж 751 Подписное
ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП Патент, г.ужгород, ул.Проектная,4 Я) Х
У(Еу) - счить!5аниг " 1"
° - сииты&ииг "-.!"



