Триггер
ОЙ И4 ."- АНЙ Е
738111 1Ю
Союз Советски а
Социалистических
Республик
ИЗОБРЕТЕИ ИЯ
S г р.
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6l ) Дополнительное к авт. свнд-ву (22) Заявлено 20.12.77 (21) 2556932/18-21 с присоединением заявки М (51)М. Кл.
Н 03 К 3/286
3Ьаударатваааьй камнтвт
СССР ао делам азабретеиик и аткрытак (23) Приоритет
Опубликовано 3005.80. Бюллетень М20
Дата опубликования описания 30.05,80 (5З) УДК 621.373. .54 (088.8) (72) Автор изобретения
Г. И. Шишкин (71) Заявитель. (54) ТРИГГЕР г
Изобретение относится к импульсной техни, ке и может быть использовано при разработке запоьпптавщих и счетных устройств автоматики и вычислительной техники.
Известен триггер, содержащий двухустойчнвые элементы и элемент памяти на сердечнике с прямоугольюй петлей гистерезиса (П.
Недостатком этого триггера является отюсителью низкая. помехоустойчивость, так как, если в установившемся режиме появляется достаточно мощное возмущающее воздействие (по- 19 меха) типа электростатического разряда, электромагтпиной наводки других, то возможна потеря состояния триггера.
Известен также триггер, содержащий двухустойчивый элемент, три элемента совпадения . и элемент памяти на сердечнике с прямоуголь. ной петлей гистерезиса с обмотками эаписии считывания (2).
Недостатком этого триггера является относителью низкая помехоустойчивость. В триггере при выключении питания производится запись информации в элемент памяти, а при включении питания информация переписывается
2 иэ элемента памяти в двухустойчнвый элемент.
В установившемся режиме запись информации в ячейку памяти не производится. При этом, если s установившемся режиме появится достаточно мощное возмущающее воздействие, то возможная потеря состояния триггера.
Цель изобретения — повышение помехоустойчивости триггера.
Поставленная цель достигается тем, что в триггер, содержащий двухустойчнвьтй элемент, три элемента совпадения и элемент памяти на сердечнике с ппямоугольной петлей гистереэнса с обмотками записи н считывания, введены инаергор, четвертый элемент совпадения, дополнительный элемент памяти, два диода и четыре резистора. Прямой выход двухустойчивого элемента соединен с первым входом первого элемента совпадения и началом обмотки записи . двухустойчнвого элемента, Выход обмотки записи соединен через резистор с диной питания, а также с выходом дополнительной обмотки записи этого элемента памяти, вход которой соединен с выходом первого элемента совпадения, второй вход которого соединен с выходом
1 4 общей шиной 22. Входы обмоток 9 и 23 считывания элемента памяти и дополнительного элемента 11 памяти соединены с общей шиной 22, а выходы этих обмоток соединены
1 .соответственно с анодами первого 12 и второго 13 диодов, катоды которых соединены с вторыми входами соответственно чертвертого 5 и третьего 4 элементов совпадения.
Триггер работает следующим образом.
Допустим, что двухустойчивый элемент 1 стоит в нулевом состоянии, а элементы 6 и
11 намагничены влево. При поступлении отрицательного импульса на вход 21 триггера происходит его переключение. При этом подается разрешающий потенциал на входы элементов
2 и 3 совпадения и запирающий потенциал на входы элементов 4 и 5 совпадения, После переключения двухустойчивого элемента 1 в единичное состояние появляется высокий уровень напряжения на его прямом выходе и низкий уровень на выходе элемента 2 совпадения. Элемент 6 памяти перемагничивается вправо выходным током элемента 2 совпадения, протекающим через резистор 14. При этом на
;обмотке 9 появляется импульс отрицательной полярности, который отсекается диодом 12.
Элемент 11 памяти перемагничивается вправо током, протекающим через резистор 15 и инверсный выход двухустойчивого элемента
1. При этом на обмотке 23 формируется импульс положительной полярности, который через диод 13 поступает на вход элемента 4 совпадения. Далее он не проходит из-за наличия запрещающего потенциала на втором входе этого элемента.
Переключение двухустойчив ого элемента 1 в исходное состояние происходит при поступлении очередного отрицательного импульса аналогично.
Допустим, что до воздействия помехи двухустойчивый элемент находился в нулевом состоянии, а помеха стремится установить его в единичное состояние, При этом на обмотке 23 элемента 11 памяти формируется импульс положительной полярности, который проходит на вход сброса двухустойчивого элемента и возвращает его в нулевое состояние. Элемент 6 памяти перемагничивается йо частному циклу, восстановления состояния сердечника не происходйт из-за наличия запрещающего потенциала на входах элементов 2 и 3 совпадения. По этой же причине не происходит перемагничивания элемента 11 памяти.
Таким образом, триггер обладает более высокой помехоустойчивостью, достигаемой за счет. считывания информации из элементов памяти при несанкционированном переключении триггера и.возврата его в исходное состояние импульсами считывания.
3 73811 инвертора и первым входом второго элемента совпадения, второй вход которого соедийен с инверсным выходом двухустойчивого элемента и входом обмотки записи дополнительного элемента памяти, выход которой соединен через второй резистор с шиной питания, а также с выходом дополнительной обмотки записи дополнительного элемента памяти, вход которой . соединен с выходом второго элемента совпадения, Первые входы третьего и четвертого элементов совпадения соединены с входом триггера и тактовым входом двухустойчивого элемента, входы сброса и установки которого соединены соответственно с выходами третьего и четвертого элементов совпадения, вторые входы которых соединены соответственно через третий и четвертый резисторы с общей шиной.
Входы обмоток считывания элемента памяти
I и дополнительного элемента памяти соединены с общей шиной, а выходы этих обмоток соединены соответственно с анодами первого и второго диодов, катоды которых соединены с вторыми входами соответственно третьего и четвертого элемейтов совпадения.
Структурная схема триггера показана на чертеже.
Триггер содержит двухустойчивый элемент 1, четыре элемента 2-5 совпадения, элемент 6 памяти на сердечнике с прямоугольной петлей гистерезиса с обмотками записи 7, 8 и считыва- 3р ния 9, инвертор 10, дополнительный элемент 11 памяти, два диода 12 и 13 и четыре резистора
14-17. Прямой выход двухустойчивого элемента 1 соедийен с первым входом первого weмента 2 совпадения и началом обмотки 8 записи двухустойчивого элемента 6. Выход обмотки
8 записи соединен через резистор 14 с шиной
18 питания, а также с выходом дополнительной обмотки записи 7 этого элемента 6 памяти, вход которой соеднней с выходом первого 4, элемента 2 совпадения, второй вход которого соединен с выходом инвертора 10 и первым входом второго элемента 3 совпадения, второй вход которого соединен с инверсным выходом двухустойчивого элемента 1 и входом обмотки 4
19 записи дополнительного элемента 11, памяти, выход. которой соединен через второй резистор
15 с шиной 18 питайия, а также с выходом дополнительной обмотки 20 записи дополни— тельного элемента. 11 памяти, вход которой соединен с выходом второго элемента совпа-. дения 3. Первые входы третьего 4 и четвертого 5 элементов совпадения соединены с входом
21 триггера и тактовым входом двухустойчиво го элемента 1, входы сброса и установки которого соединены соответственно с выходами третьего 4 и четвертого 5 элементов совпадения, вторые входы которых соединены соответственно через третий l6 и четвертый 17 резисторы о
738111
UHHHIIH Заказ 2828/36 Тираж 995 Подписное
Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4
Формула изобретения
Триггер, содержащий двухустойчивый элемент, три элемента совпадения и элемент памяти на сердечнике с прямоугольной петлей гистерезиса с обмотками записи и считывания, отличающийся тем, что, с целью повышения помехоустойчивости, в него введены инвертор, четвертый элемент совпадения, дополнительный элемент памяти, два диода и 10 четыре резистора, прямой выход двухустойчивого элемента соединен с первым входом первого элемента совпадения и началом обмотки записи двухустойчивого элемента, выход обмотки записи соединен через резистор с шиной питания,д а также с выходом дополнительной обмотки записи этого элемента памяти, вход которой соединен с выходом первого элемента совпадения, второй вход которого соединен с выходом инвертора и первым входом второго элемента совпадения, второй вход которого сое-, динен с инверсным выходом двухустойчивого элемента и входом обмотки записи дополнительного элемента памяти, выход которой соединен через второй резистор с шиной 25
6 питания, а также с выходом дополнительной обмотки записи дополнительного элемента памяти, вход которой соединен с выходом второго элемента совпадения, первые входы третьего и четвертого элементов совпадения соединены с входом триггера и тактовым входом двухустойчивого элемента, входы сброса и установки которого соединены соответственно с выходами третьего и четвертого элементов совпадения, вторые входы которых соединены соответственно через третий и четвертый резисторы с общей шиной, входы обмоток считывания элемента памяти и дополнительного элемента памяти соединены с общей шиной, а выходы этих обмоток соединены соответственно с анодами первого и второго диодов, катоды которых соединены с вторыми входами соответственно третьего и четвертого элементов совпадения.
Источйики информации, принятые во внимание при экспертизе
1. Патент ФРГ No 2243188, кл, К 03 К <7 24
14.03.72.
2. Авторское свидетельство СССР У 445976,,кл, Н 03 К 3/286, 13.11.74.


