Цифровой измеритель периода
ОП ИСАНИЕ
ИЗОБРЕТЕН ИЯ .К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик " > 726487 (61) Дополнительное к авт. свид-ву— (22) Заявлено 28.11.78 (21) 2688993/18-21 (51) М.К . с присоединением заявки №вЂ”
G 01 К 23/10
Гэеударстееииый кемитет
СССР
lo делам иаебретеиий и еткрмтий (23) Приоритет— (53) УДК 621.317..757 (088.8) Опубликовано 05.04.80. Бюллетень № 13
Дата опубликования описания 15.04.80 (72) Автор изобретения
А. А. Самусь
Северно-Западный заочный политехнический институт (71) Заявитель. (54) ЦИФРОВОИ ИЗМЕРИТЕЛЬ ПЕРИОДА
Изобретение относится к области радиоизмерений и может быть использовано для измерения периода искаженного шумом сигнала, частота которого изменяется в незначительных пределах.
Известны цифровые измерители периода, содержащие генератор эталонных импульсов, формирующее устройства, реле времени, триггер, два ждущих мультивибратора, элемент ИЛИ, элементы И вЂ” НЕ, селектор, устройство сброса и счетчик (1).
Недостаток известного устройства заключается в сложности перестройки устройства для измерения различных периодов сигнала.
Наиболее близким по технической сущности к предлагаемому является устройство, содержащее первый триггер, селектор, счетчик, формирователь, первый пересчетный блок, генератор эталонных импульсов и второй пересчетный блок (2).
Недостаток известного устройства — низкая надежность.
Цель изобретения — повышение надежности устройства.
Цель достигается тем, что в устройство, содержащее последовательно соединенные
2 первый триггер, селектор и счетчик, последовательно соединенные формирователь и первый пересчетный блок, второй вход которого подключен к второму входу первого триггера, а также генератор эталонных импульсов, выход которого соединен с вторым входом селектора и второй пересчетный блок, первый вход ко1 орого подключен к выходу формирователя, второй вход соединен с выходом селектора, а выход второго пересчетного блока подключен к второму входу счет10 чика, введены элементы ИЛИ и последовательно соединенные второй триггер и элемент И, второй вход которого подключен к выходу формирователя, третий вход элемента И соединен с вторым выходом первого триггера, а выход элемента И подключен к первому входу первого триггера, при этом первый вход элемента ИЛИ соединен с выходом первого пересчетного блока и с входом второго триггера, второй вход элемента
ИЛИ соединен с вторым входом счетчика, ап а выход подключен к второму входу первого триггера.
На чертеже представлена структурная электрическая схема устройства.
Ъ
726487
Устройство содержит формирователь 1, пересчетные блоки 2 и 3, элемент 4 И, элемент 5 ИЛИ, триггеры 6 и 7, генератор
8 эталонных импульсов, селектор 9 и счетчик 10.
Устройство работает следующим образом.
В исходном положении триггеры 6 и 7 находятся в состоянии «О» и селектор 9 не пропускает импульсы генератора 8 на вход счетчика 10. Измерение периода начинается с момента подачи импульса на клемму
«пуск», поступающеГо потом на единич- 10 ный вход триггера 6, устанавливая его в состояние «1», при котором на выходе триггера 6 присутствует высокий потенциал.
Так как на входы элемента 4 с выходов триггеров 6 и 7 подаются высокие потенциалы, первый после запуска измерителя короткий импульс, сформированный формирователем 1 из входного сигнала поступает через элемент 4 на вход сброса пересчетного блока 2, обнуляя его, и на вход триггера 7, устанавливая его в состояние «1». ле
С этого момента времени открывается селектор 9 и импульсы генератора 8 поступают на счетчик 10. Кроме того, с нулевого выхода триггера 7 подается низкий потенциал на вход элемента 4 И, запрещая прохожде25 ние выходных импульсов формирователя 1 через элемент 4. Короткие импульсы, сформированные из выходного сигнала; поступают с выхода формирователя 1 на счетный вход пересчетного блока 2 (коэффициент пересчета N)) и на вход сброса пересчет- зр ного блока 3, обнуляя его. После поступления N импульсов на счетный вход блока 2 на его выходе появляется импульс, который поступает на нулевые входы триггеров 6 и 7 и перебрасывает их в состояние «О».
На этом цикл измерения заканчивается.
Показание счетчика 10 в конце цикла измерения прямо пропорционально измеряемому периоду сигнала.
Пересчетный блок 3 используется для обнаружения выпадений импульсов формирователя 1, обусловленных провалом амплитуды входного сигнала под действием шума ниже уровня срабатывания формирователя
1. Коэффициент пересчета в блоке 3 устанавливается так, чтобы импульс на его выходе появлялся в том случае, когда на его вход в течение времени, равного 1,5 среднего периода входного сигнала поступают импульсы генератора 8.
В случае отсутствия выпадений входного сигнала каждый сформированный импульс с выхода формирователя l, обнуляя пересчетный блок 3, не дает возможности появиться импульсу на выходе этого блока.
В случае выпадения входного сигнала на выходе пересчетного блока 3 появляется импульс," который обнуляет счетчик 10, а также поступает через элемент 5 ИЛИ на нулевой вход триггера 7 и устанавливает его в состояние «О». При этом с нулевого выхода триггера 7 так же, как и с единич-, ного выхода триггера 6 подаются высокие потенциалы на входы элемента 4 И. Поэтому первый после сбоя (выпадения импульса на выходе формирователя 1) импульс, сформированный формирователем 1 из входного сигнала, поступает через элемент 4 на вход сброса пересчетного блока 2, обнуляя
его, и на единичный вход триггера 7; устанавливая его снова в состояние «1». Снова открывает селектор 9 и импульсы генератора 8 поступают на счетчик 10, т. е. цикл измерения периода повторяется. Измерение заканчивается, когда N импульсов с выхода формирователя 1 в отсутствии выпадений поступают на вход пересчетного блока 2.
Формула изобретения
Цифровой измеритель периода, содержащий последовательно соединенные первый триггер, селектор и счетчик, последовательно соединенные формирователь и первый пересчетный блок, второй вход которого подключен к второму входу первого триггера, а также генератор эталонных импульсов, выход которого соединен с вторым входом селектора и второй пересчетный блок, первый вход которого подключен к выходу формирователя, второй вход соединен с выходом селектора, а выход второго пересчетного блока подключен к второму входу счетчика, отличающийся тем, что, с целью повышения надежности устройства, в него введены элемент ИЛИ и последовательно соединенные второй триггер и элемент И, второй вход которого подключен к выходу формирователя, третий вход элемента И соединен с вторым выходом первого триггера, а выход элемента И подключен к первому входу первого триггера, при этом первый вход элемента ИЛИ соединен с выходом первого пересчетного блока и с входом второго триггера, второй вход элемента ИЛИ соединен с вторым входом счетчика, а выход подключен к второму входу первого триггера.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР № 417736, кл. G 01 R 23/10, 01.08.72.
2. Авторское свидетельство СССР № 569963, кл. G 01 R 23/10, 05.04.76.
726487
Составитель Л. Воронина
Редактор 3. Шубенко Техред К. Шуфрич Корректор Г. Решетник
Заказ 851/! 9 Тираж .! 019 Подиисное
ЦН И И IIH Государственного комитета СССР но делам изобретений и открытий
113035, Москва, )К вЂ” 35, Раушская наб., д. 4/5
Филиал ППП с Патент>, г. Ужгород, ул. Проектная, 4